2022年软考网络工程师,第一部分,计算机组成与结构,CPU思维导图,包含了1、CPU的功能2、CPU的组成、还有指令周期。适合初学网络工程师的人,考证的人理解记忆。
2022-06-09 16:04:19 185KB 网络 软考 网络工程师
1
CAD 西门子S7 200的所有CPU及模块图
2022-06-09 14:03:55 3.68MB 西门子 plc
如何实现两个S7-1200 CPU之间的以太网通信.pdf
2022-06-09 08:25:35 643KB 如何 实现 两个 s71200
1
获取cpu温度,网络上下载的,共享下。应该是delphi的程序。
2022-06-08 21:43:41 72KB 获取cpu温度
1
资源包含文件:课程设计报告+硬连线控制器指令+源文件 1、设计一个硬连线控制器,和 TEC-8 模型计算机的数据通路结合在一起,构成一个完整的CPU,该 CPU 要求: ① 能够完成控制台操作:启动程序运行、读存储器、写存储器、读寄存器和写寄存器。 ② 能够执行表 1 中的指令,完成规定的指令功能。 2、在 QuartusⅡ下对硬布线控制器设计方案进行编程和编译。 3、在编译后的硬布线控制器下载到 TEC-8 实验台上的 ISP 器件 EPM7128 中去,使 EPM7128 成为一个硬布线控制器。 4、根据指令系统,编写检测硬连线控制器正确性的测试程序,并用测试程序对硬布线控制器在单拍方式下进行测试,直到成功。 5、在调试成功的基础上,整理出设计文件。 ① 硬连线控制器逻辑模块图; ② 硬连线控制器指令周期流程图; ③ 硬连线控制器的硬件描述语言源程序; ④ 测试程序; ⑤ 设计说明书; ⑥ 调试总结。 详细介绍参考:https://blog.csdn.net/sheziqiong/article/details/122395146?spm=1001.2014.3001.5501
2022-06-08 17:02:51 3.25MB EDA VHDL QuartusⅡ 硬连线控制器
适用于对服务器进行压测,包括CPU,内存,disk等等
2022-06-08 14:00:52 2.8MB benchmark
1
MIPS单周期CPU,实现24+4条指令 可直接在vivado中运行
2022-06-07 22:42:31 13.21MB Verilog
1
5段流水线CPU 这是华中科技大学“计算机组织原理”课程的课程设计。做一个5段流水线cpu;根据老师的指示。 ##这里是说明:
2022-06-07 20:28:22 195KB
1
2.4G RF高频信号收发模块(PCB+原理图+程序+BOM),CPU采用台湾仪隆电子公司生产的CMOS型8位单片微控制器EM78P156E。该设计方案可用于功能扩展,自娱自乐,或者PCB初学者爱好者,或者想了解信号收发原理的同业者... 附件内容说明: 1. 2张PCB,PADS格式,压缩包上传; 2. 5张原理图,OrCAD格式,压缩包上传; 3. 1份通用程序,hex格式,压缩包上传; 4. 2份BOM,涉及两张PCB板物料清单,压缩包上传。 接收板RX PCB 截图: 接收板 TX pcb 截图:
2022-06-07 19:40:34 404KB 电路方案
1
Visualvm 基于JAVA的CPU硬件资源管理器源程序
2022-06-07 14:01:21 7.48MB java 文档资料 开发语言