利用DriverStudio、DDK以及VC6.0联合开发工具,采用基于对象的C++语言,实现了 PCIE总线设备的WDM式驱动程序和应用程序即上位机的开发,以及上位机界面的数据速率显示功能。在Windows XP系统下,驱动程序能够稳定运行。通过实际的检验,数据采集系统的读、写速率可以达到1.3?1.5GB/S,较之其他的一些系统实现了较高的数据传输速率,但是仍有改进的空间。本课题的研究需要对Windows系统下驱动程序的模型以及驱动程序的结构组成有较为深入的了解,在本文中,PICE的驱动程序为DM式驱动程序,需要对WDM式驱动程序模型的特点有较全面的了解;同时需要熟悉应用程序与动程序进行通信的过程,熟悉应用程序界面的设计代码,熟悉如何使用面向对 象的C++语言来设计上位机界面中的各按钮,并将其与硬件设备的操作相对应。高速数据釆集系统将硬件A/D采集来的数据经过PCIE总线传输给应用程序的上位机,上位机通过计算显示数据的采集速率
2021-07-15 15:28:26 7.27MB PCIe 驱动 上位机 调试
1
NVMe最新协议版本
2021-07-14 18:01:03 10.39MB PCIe NVMe SSD
1
PCI_Express_Base_4.0.pdf
2021-07-14 18:00:51 20.2MB PCIe
1
王齐老师的《PCI Express体系结构导读》能够让读者从宏观上了解并理解PCI Express体系结构,是国人在这方面写的很实用的一本书,结合在Xilinx 7系列FPGA中PCIe IP核中文手册的学习能够帮助加快PCIe的学习和开发应用。
2021-07-14 10:09:11 97.44MB PCIE PCI Express 体系结构导读
1
PCIe PHY_Electrical_Layer_Requirements_Final
2021-07-13 11:06:39 334KB pci-e
1
映泰B150S5 8、9代BIOS驱动
2021-07-11 17:01:03 8MB 驱动程序
1
Intel 4千兆电口,光口以太网卡。输入PCIex4,输出4路千兆以太网或4路光口。设计原理图,包括供电电源树,供电时序以及pcie插槽接线图。
2021-07-11 11:28:22 2.91MB i350 4千兆网口 pcie
1
此核实现了AXI4协议数据转换为AXI-stream协议数据,完成了数据格式转换,便于后端开发。通过修改实现了数据的完美读写。
2021-07-09 17:38:43 25KB Verilog AXI4 AXI_Stream
1
自己将Xilinx提供的xdma IP核 PCIE驱动的底层读写操作封装成了DLL文件,可供其它C++或C#程序直接调用,已经在项目中使用,非常方便,支持PCIE中断
2021-07-09 15:10:42 26.03MB PCIE开发 XDMA
1
该方法为仅测试pcie速度的方式,只是测试工程,不具备实际项目功能,不包含操作ddr的过程,仅供参考学习。
2021-07-09 14:51:15 249KB fpga xilinx pcie
1