QuartusII与ModelSim快速入门材料,通过一个简单的例子来让读者了解软件的操作和使用,适合入门的小伙伴使用。
2023-04-07 10:13:51 17.02MB FPGA CPLD 仿真 modelsim
1
基于quartusii和modelsim的verilog入门案例源码 基础实验_01_多路复用器 :4通道8位带三态输出 基础实验_02_多路解复用器 :4通道8位带三态输出 基础实验_03_编码器 :8位输入3位输出编码器 基础实验_04_优先编码器 :8位输入3位输出高位优先 基础实验_05_译码器 :3位输入8位输出译码器 基础实验_06_优先译码器 :优先译码器 ..........................................................................
2023-04-07 10:08:51 20.68MB fpga开发 quartusii modelsim verilog入门
Altera FPGA-CPLD设计 基础篇 (第2版)清晰版
2023-04-06 20:46:49 38.51MB Altera FPGA CPLD
1
针对多端全景摄像机在视频图像拼接过程中的耗时长的问题,探索采用一种设计方法,通过从算法和系统优化设计入手,采用简化的SIFT算法,并且将FPGA平台与此算法计算分离,转而由ARM来承担图像配准参数的计算,由FPGA平台依据参数结果进行全景视频图像的拼接。本文涉及了应用FPGA系统设计实现对具体参数的接收、计算和对视频图像的缩放、平移以及最终的仿真调试等。实验表明:全景视频图像经过这种方法拼接后能实时显示在屏幕上且效果良好。
2023-04-06 16:35:39 2.08MB
1
ise modelsim联合仿真示例工程,FIFO写数据,读数据指示到LED上。
2023-04-06 13:43:26 1.9MB FPGA ISE Modelsim FIFO
1
关于Vivado安装、生成bit文件以及烧录FPGA的简要流程说明
2023-04-06 10:49:00 2.63MB Vivado
1
本例是FPGA平台上的测度系统,含ADC,UART模块,上位机控制
2023-04-05 19:48:16 375KB FPGA 测温,串行通信
1
针对NAND Flash应用,完成了并行化BCH编译码器硬件设计。采用寄存器传输级硬件描述语言,利用LFSR电路、计算伴随式、求解关键方程、Chien搜索算法等技术方法完成了BCH编译码算法在FPGA上的硬件实现。相比于传统串行实现方案,采用并行化实现提高了编译码器的速度。搭建了基于SoPC技术的嵌入式验证平台,在Nios处理器的控制下能快速高效地完成对BCH编译码算法的验证,具有测试环境可配置、测试向量覆盖率高、测试流程智能化的特点。
2023-04-05 19:09:36 277KB 并行化
1
sata3.0协议及FPGA各模块实现
2023-04-05 16:14:36 10.45MB SATA3.0 SATA SATA3.0协议 kidsngn
随着电子信息的飞速发展,近年来,远程医疗监控技术也渐渐成为医疗界的一个热点。重要生命参数的远程监控给年老体弱者带来了方便
2023-04-05 15:50:36 276KB LabVIEW
1