很好的资料,数字信号处理的FPGA实现(中文第2、3版)_书籍+随书光盘,非常不错的
2021-03-30 13:32:38 113.96MB FPG 数字信号处理
1
镁光sdram芯片Verilog仿真模型,适合写sdram控制器的朋友用
2021-02-17 13:00:35 7KB fpga-verilog-fpg
1
利用FPGA驱动ov7670,将采集到的视频流存放到SDRAM中,通过VGA进行读取显示,显示分辨率640*480(60hz),经过下板验证,采集图像清晰流畅,达到了基本要求。该工程所有代码全部独立完成。此设计是基于EP4C10F17C8开发板,可直接下板使用。其他开发板只需略做修改就可使用。
2019-12-25 11:10:46 54.33MB FPG 摄像
1
实现5人表决,程序运行过的,可实现!超过三人输出为同意。
2019-12-21 20:49:35 1KB FPG
1
修改自OpenCores的黑白棋游戏代码。采用VGA输出显示,PS2键盘(W、A、S、D、回车)输入控制,实现AI,LED灯指示是否游戏结束,VGA显示频率25MHz,系统频率50MHz。使用的FPGA芯片为altera公司的de0板子,整个工程文件都已经在里面了,包括引脚都已经分配好了。棋子改成了圆形,VGA显示采用了3:3:2的256色。
2019-12-21 20:40:56 22.02MB FPG VGA
1
利用FPGA实现PAL制式视频显示,本代码实现了PAL制式视频显示的信号时序,VHDL语言。
2019-12-21 20:07:27 4KB PA FPG
1
该代码是基于basys2的开发板,可以直接下载运行,其他开发板只需修改管脚即可使用。
2019-12-21 19:32:46 3.43MB FPG 交通
1
本系统采用Basys2板为控制主板,用ps2键盘控制打地鼠,VGA显示开机画面,地鼠的出现和等级,失败和胜利画面。每个难度级别对应不同背景音乐,用蜂鸣器播放。用数码管显示当前的分数、命数,并记录最高分。可以直接下板使用。
2019-12-21 19:32:46 21.38MB FPG 打死鼠游
1
本项目主要利用Verilog语言设计一一个基于MIPS架构的CPU。分别设计指令存储器、寄存器堆、ALU、取指令部件、数据存储器、立即数处理单元、主单元控制器、ALU控制单元。将这些单元连城数据通路,再结合控制单元合成CPU下板验证。并基于该cpu完成了串口收发数据的驱动,并下板测试,功能正确。该代码是基于EP4CE10F17C8开发板的,可直接下板,其他开发板只需稍做改变即可用
2019-12-21 19:32:46 13.13MB FPG 多周
1