基于雷达对高分辨率的需求,论述了以FPGA为控制核心,基于两片ADI公司的高速D/A AD9739 2.5GSPS芯片同步工作,完成了一种宽带信号源的软硬件设计。描述了AD9739的工作原理,给出了AD9739与VIRTEX-6 FPGA的接口设计方案以及系统原理框图,并利用频谱仪测试了宽带信号源的性能指标,实测表明整体指标达到设计要求。
1
TLC5615+10位DAC+双极性板资料,包括电路图,pcb,示例代码 stm32 51单片机,输出三角波正弦波锯齿波
2023-02-21 18:49:35 10.81MB 双极性dac 
1
dac VHDLdac VHDLdac VHDLdac VHDLdac VHDLdac VHDL
2023-02-20 00:04:37 9KB dac VHDL
1
基于单片机的PWM转DAC实现通用变频器的自动控制.pdf
2023-01-18 22:42:50 769KB
1
SAR ADC中分离电容DAC(CDAC)的非线性主要是由桥式电容的失配和寄生效应引起的。 用于补偿的可调谐电容器阵列可以是解决方案。   本文首先分析了分离电容器结构的非线性,然后证明线性调谐方法可以改善线性度,最后通过计算保持调谐误差在0.5LSB以内的最小步长,提出了一种改进的可调谐结构。 新的实现在校准期间实现了更小的面积和更低的功耗,同时保持相同的电路复杂性。 基于5b-5b分离DAC的行为仿真表明,与补偿电容阵列的原型相比,所提出的校准分别进一步将SNDR和SFDR提高了2.2dB和1.6dB。
2023-01-12 16:13:43 297KB 模拟/电源
1
我们通常讲的“线性度”都是指“积分非线性”,积分非线性一般以百分比给出,或者以位数给出。举个例子:AD7705(16位)的datasheet上说有0.003%的非线性。1LSB为1/65535=0.0015%,所以也可说AD7705有2LSB的非线性。“微分非线性”不常用, AD7705的datasheet上说:“16位无失码”,那就是说明它的微分非线性小于1LSB。
2022-12-27 14:55:47 16KB adc inl dnl
1
内含原理图清单:1.CM6632 & USB connector.SchDoc 2.ADC CS5381-1 MIC In.SchDoc 3.ADC CS5381-2 Line In.SchDoc 4.PCM1792-1 Front Out.SchDoc 5.PCM1792-1 Center Bass.SchDoc 6.PCM1792-3 Rear Surround Out.SchDoc 7.PCM1792-4 Side Surround Out.SchDoc 8.PCM1792-5 Head Phone Out.SchDoc 9.Power & Connector.SchDoc 10.Power & signal Connector.SchDoc 11.Power & signal Connector_2.SchDoc 12.SPDIF IN AND SPIF OUT & MIDI.SchDoc 13.USB20 Audio Section.SchDoc
2022-12-26 22:33:51 20.37MB CM6632 USB DAC
1
12位DAC双通道GP8403驱动代码 stm32f07
2022-12-18 11:46:08 4.96MB DAC
1
Ultra_net:针对DAC-SDC 2020的基于FPGA的对象检测 这是基于FPGA的神经网络推理的存储库。 该设计在获得了第一名。 BJUT_北京工业大学跑步者集团 詹康,郭俊南,宋冰岩,张文波*,包振山* 最终排名发布在 储存库组织 培训:包含培训脚本。 模型:包含预训练的权重,模型脚本和测试脚本。 量化:包含python脚本,该脚本处理要在Vivado HLS中使用的模型生成头文件。 hls:包含Ultra_net的Vivado HLS实现。 vivado:包含Vivado块设计文件。 部署:一个Jupyter笔记本,展示了如何使用基于FPGA的神经网络在ultra96-PYNQ上执行对象检测。 火车 cd火车/ yolov3 / python3 train.py-多尺度--img大小320-多尺度-批处理大小32 量化 cd量化/ python3 torch
2022-12-13 20:48:51 6.01MB C
1
stm32f103产生正弦波,三角波,方波,频率,幅值可调!
2022-12-10 19:49:46 3.87MB DAC STM32F103 dma stm32f103方波
1