基于555定时器和74LS161计数分频的同相10KHZ、30KHZ、50KHZ信号设计,原理参见https://blog.csdn.net/awangtianrui/article/details/117878238
2021-06-13 18:02:04 406KB 仿真 Multsiim 74LS161 555
1
使用两块74LS161驱动两个一位数码管显示两位十六进制计数,脉冲信号可以使用ne555产生,也可以使用stm32的延时函数实现
2021-06-09 15:23:25 233KB 74LS161 十六进制
1
数字电路搭建的数字钟电路,可实现整点报时
2021-06-05 12:02:28 706KB 数电 模电
1
74ls161做的24进制计数器,可以看看,免费的,用七段数码管做的
2021-05-30 23:54:16 94KB 74ls161 24进制
1
本设计主要能完成:显示30秒倒计时功能;系统设置外部操作开关,控制计时器的直接清零、启动和暂停/连续功能;在直接清零时,数码管显示器灭灯;计时器为30秒递减计时其计时间隔为1秒;计时器递减计时到零时,数码显示器不灭灯,同时发出光电报警信号等。
2021-05-26 14:35:45 370KB NE555﹑74LS161﹑74LS192
1
1、设计任务 (1)彩灯一亮一灭,从左向右移动 (2)彩灯两亮两灭,从左向右移动 (3)四亮四灭,从左向右移动 (4)从左到右1~8灯逐次点亮,然后逐次熄灭 (5)四种花样自动变换 本次设计用多谐振荡器、计数器,数据选择器和8位移位寄存器实现。 试验过程完整。
1
(2)构成16以内的任意进制加法计数器:  ① 设计思想:利用脉冲反馈法 用S0,S1,S2…,SM…SN表示输入0,1,2,…,N个计数脉冲CP时计数器的状态。  SM可以为S0,但需小于SN。   对于异步置数:在输入第N个计数脉冲CP后,通过控制电路,利用状态SN产生一个有效置数信号,送给异步置数端,使计数器立刻返回到初始的预置数状态SM,即实现了SM~SN-1计数。   对于同步置数:在输入第N-1个计数脉冲CP时,利用状态SN-1产生一个有效置数信号,送给同步置数控制端,等到输入第N个计数脉冲CP时,计数器返回到初始的预置数状态SM,从而实现SM~SN-1计数。
2021-05-19 13:49:16 343KB 74ls161 同步四位二进制计数器
1
使用两片74LS161和门电路设计一个六十进制计数器。 (1) 画出连线图,输出用七段数码管7SEG-BCD显示出来。 (2)74LS161的CP脉冲由信号源中的DCLOCK提供,要求七段数码管的显示将从00→01→02→03→04→05→06→07→08→09→10→11→12→┄→57→58→59按十进制数循环变化。 使用两片74LS161和门电路设计一个六十进制计数器。 (1) 画出连线图,输出用七段数码管7SEG-BCD显示出来。 (2)74LS161的CP脉冲由信号源中的DCLOCK提供,要求七段数码管的显示将从00→01→02→03→04→05→06→07→08→09→10→11→12→┄→57→58→59按十进制数循环变化。
2020-11-25 13:23:23 6KB proteus
1
基于74LS161的数字钟电路,可调时分秒, 如果要更精确的计时,请使用分频电路
2019-12-21 20:35:49 327KB 数字钟 74LS161
1
74ls161计数器的multisim仿真。帮同学做的,顺便拿出来共享,希望对大家有帮助。
2019-12-21 19:52:01 220KB 74ls161 计数器 multisim 仿真
1