摘要:本文提出了一种基于VHDL语言的数字频率计的设计方案,该方案通过采用自顶向下的设计方法,用VHDL语言对状态机、计数器、十分频、同步整形电路等进行编程,用QuartusⅡ对状态机、计数器、同步整形电路、分频电路进行仿真,在FPGA上采用高频测频、低频测周、中间十分频转换的方法,设计出体积较小,性能更可靠的数字频率计。经过电路仿真和硬件测试验证了方案的可行性。   1.引言   数字频率计是通讯设备、计算机、电子产品等生产领域不可缺少的测量仪器。由于硬件设计的器件增加,使设计更加复杂,可靠性变差,延迟增加,测量误差变大。通过使用EDA技术对系统功能进行描述,运用VHDL语言,使系统
1
电子测量与检验技术
2022-11-23 19:19:54 1.04MB 电子测量 检验技术
电子测量与检验技术
2022-11-23 19:19:53 1.09MB 电子测量 检验技术
电子测量与检验技术
2022-11-23 19:19:52 1008KB 电子测量 检验技术
电子测量与检验技术
2022-11-23 19:19:50 2.15MB 电子测量 检验技术
电子测量与检验技术
2022-11-23 19:19:49 1.97MB 电子测量 检验技术
电子测量与检验技术
2022-11-23 19:19:48 2.03MB 电子测量 检验技术
电子测量与检验技术
2022-11-23 19:19:47 376KB 电子测量 检验技术
电子测量与检验技术
2022-11-23 19:19:46 34.2MB 电子测量 检验技术
电子测量与检验技术
2022-11-23 19:19:45 1.94MB 电子测量 检验技术