VLSI数字信号处理系统设计与实现【中文】.pdf
2022-02-23 16:19:22 49.48MB VLSI 数字信号处理
1
M/D-CAPVPX是天津雷航光电科技有限公司推出的一款复合加速计算平台,由Xilinx的28nm制程的FPGA — XC7K325T-3FFG900I和Nvidia的Jetson Xavie的GPU互联构成。 规格 l 集成1片 Nvidia的Jetson Xavier嵌入式GPU处理器; 是目前主流的GPU,主要用于实时处理高速的图像和雷达数据; 而Xavier则是目前功能最强大的嵌入式GPU处理单元,一般的服务器也无法匹敌其处理性能;Xavier可以使得实时处理能力获得成倍的提升;另外Xavier具备PCIE-4.0接口,与Virtex-7的PCIE-3.0连接可以获得极高的带宽; l 集成1 片 Xilinx XC7VX690T 芯片(或Ultrascale系列)作为主处理器;外挂 2 组动态存储器QDRII+ SRAM,存储容量72Mb,位宽72bits,存储速度1000Mb/s; 也可以独立挂接DDR3-2166,以最廉价的方案获得最高的数据缓存速率; l FPGA通过板载QSFP/SFP+/FMC等接口可以自由灵活的配置包括用于雷达和软件无线电领域的AD/DA,图像领域的CameraLink/CXP/光纤相机等不同的前端;做到了前端的Fully-Scalable/Fully-Extensible lXavier 和 XC7VX690T 之间通过 PCIE Gen2 x4/PCIE gen3 x8 互联,实现全双工高速数据共享; l FPGA XC7VX690T 上有三组PCIE,其中1组用于和Xavier通信,另 外两组则扩展为2个独立的M.2 M Key NVME PCIE SSD(每个SSD容量为 64GB~2TGB) l FPGA上通过通用的GTH扩展出16~32个SATA接口用于连接RAID0,实现10~22GB/s的超高速存储速度(完全自主知识产权的RAID0/SATA的IP),可以完成高速的CameraLink/CXP/雷达SDR AD数据的实时非易失性存储;其中CXP相机几乎可以适应所有的标准厂家的协议 对外接口 l 2 x QSFp l 2 x SFP+ l 双FMC子卡槽/面板则根据FMC前端连接器类型可选 l RAID0高速连接器(根据RAID0产品接口可定制,一般是镀金线) l M.2本地连接器(在机箱内部,或者也可以通过高速线对板连接器引出) l 以太网/USB/RS422/HDMI/VGA液晶屏 等辅助接口(可选)
1
用matlab实现信号处理的一本好书,中文版
2022-01-20 14:55:02 6.2MB 神经网络 信号处理 有限精度设计
1
MATLAB数字信号处理平台。带各种数字信号的功能,如信号虚拟发生器,时域频域关系,抽样定理,滤波器,抽样定理等。
2022-01-09 22:31:17 1.44MB matlab
1
针对检测与控制系统中通常需要采集多路信息,且信息量大,用一片单片机往往无法满足系统实时性和扩展性需求,且处理时间相对较长,提出一种基于双单片机(AT89S51)的信号处理系统设计方案,实现多路信息采集,并具有实时控制,便于系统扩展等特性。将该处理系统应用于液面探测,验证了该系统设计的可行性。
2022-01-02 16:19:06 2.16MB 双单片机 信号处理 汇编语言
1
一种脉冲探地雷达信号处理系统的设计
2021-12-09 11:03:17 3.66MB 雷达 信号处理 脉冲
1
MATLAB数字信号处理平台。带各种数字信号的功能,如信号虚拟发生器,时域频域关系,抽样定理,滤波器,抽样定理等。
2021-11-28 21:02:52 1.43MB matlab
1
MATLAB数字信号处理平台。带各种数字信号的功能,如信号虚拟发生器,时域频域关系,抽样定理,滤波器,抽样定理等。
2021-11-28 09:04:53 1.43MB matlab
1
关于DSP系统设计的一本很权威的书。详细而全面地论述VLSI信号处理中性能优化技术,汇集了VLSI的架构理论与算法,描述了硬件实现层中的各种架构,给出了若干种分析
2021-10-25 14:24:03 43.63MB DSP设计
1