MATLAB实现LASSO分位数回归时间序列预测(完整源码和数据) 两个月数据,不同特征预测,预测80%间隔,不同特征选择误差,日前一天各个预测点的分位数,程序乱码是由于版本不一致导致,可以用记事本打开复制到你的文件。
2010-2020数模美赛特等奖论文.zip
2023-01-02 20:30:29 269.69MB
1
数电课程设计————数字钟数电课程设计————数字钟数电课程设计————数字钟数电课程设计————数字钟数电课程设计————数字钟数电课程设计————数字钟
2023-01-02 10:55:10 3.57MB 数电课程设计————数字钟
1
在单片机中我们有时会用到16位或者32位数的开方,本文档讲解的是如何在单片机上快速实现开方算法,而并不使用到函数库和汇编语言。
2023-01-01 18:13:39 80KB 开方 C语言程序
1
高数同济第6版PPT下册完整版8-12章 高数同济第6版PPT下册完整版8-12章 高数同济第6版PPT下册完整版8-12章
2022-12-31 20:09:26 12.65MB 高数 同济 PPT 下册
1
高数同济第6版PPT上册完整版1-7章 高数同济第6版PPT上册完整版1-7章
2022-12-31 20:09:15 13.71MB 高数 高等数学 同济 第6版
1
VC++ MFC实现的 全能高数 计算器 矩阵计算 函数绘图源码
2022-12-31 19:40:36 9.59MB VC++ MFC实现的 全能高数 计算器
1
产生一个值为0.0—100.0之间的随机数,然后除以一个在程序前面板中输入的数。当输入的数值为零时,前面板上放置的指示灯亮,提示除法无效。
2022-12-30 23:25:36 6KB laview
1
AMS-Designer是一个模拟环境,允许模拟混合信号设计。模拟器使用Spectre和NC-Verilog分别仿真模拟和数字部分。互连模块用于在连接在一起的模拟端口和数字端口之间转换信号,通常用工具自带的转换库connect_lib来自动完成。 通过构建一个模拟电路的反相器和一个Verilog描述的反相器串联来完成数模混合仿真的例程。
2022-12-30 16:22:46 530KB Verilog Cadence Virtuoso AMS
1
本VI为一种16进制数通过转换显示成正常的字符串的代码。很多朋友在写串口程序时可能经常碰到接收到的是十六进制数字型信息,但最终要处理的是字符串信息。通过这个VI可以解决该问题
2022-12-30 13:30:38 20KB 十六进制数转正常显示字符串
1