基于TMS320F2812的复合频率信号频率计ALTIUM设计原理图+PCB+软件源码+论文文档资料,硬件采用2层板设计,板子大小为104*93mm,AD设计的工程文件,包括完整的原理图和PCB文件,可以做为你的学习设计参考。 1 引言 在工业测量中,被测信号往往是含有多个频率参数的复合信号,并且在测定过程中,由于环境因素、仪器自身等影响,不可避免地含有噪声,因此,如何准确分辨出复合信号的不同频率成分,对工业测量具有重要的现实意义。 对于单频率测量,主要采用的方法有:直接测频法,直接测周法,组合法,倍频法和高精度多周期测量法。而对于复合频率信号,以上方法均无法准确分辨出不同的频率成分。 数字信号处理技术的发展为复合频率信号的测量提供了强有力的工具。经典的谱分析算法可以在频域对不同频率成分的信号进行分析;高速的数字信号处理器(Digital Signal Processor,简称DSP)具有高速处理和运算能力,为算法的实时实现提供了保证。本设计基于美国德州仪器(TI)公司TMS320F2812 DSP,充分利用DSP片上丰富的外设资源并搭建外围输入输出电路,采用频谱分析算法实现对复合频率信号的频率和幅值的测量。 2 系统方案 本设计的主要任务是测量两个正弦信号的叠加信号 , 其中,x1是主信号,幅值为 V(偏置为0V),频率为:20-20kHz;x2是次要信号,幅值为主信号的1/4-1/6,频率为:20-20kHz; 为了完成以上任务,系统方案设计如下。 2.1总体介绍 利用外部信号源和自制的加法电路得到叠加的正弦信号。频率测量系统主要由信号调理电路、DSP模块、电源管理模块、通讯模块和信号重建电路组成,实现叠加的正弦信号不同频率成分幅值和频率的准确测量和重建。 由信号发生器的两个通道分别产生满足幅值和频率要求的主信号和次信号,通过放大器跟随输出实现阻抗匹配及隔离作用,经由放大器OPA2134搭建加法电路叠加,产生频率范围为20~20KHz复合频率信号。利用DSP片内12位AD模块采集复合信号,为了保证AD采样精度,利用数字电位器AD5259实现输入信号幅值分段放大并且叠加1.5V直流偏置,使得输入信号尽可能接近ADC满量程。为了进一步提高AD采样的精度,使用外部基准源并且在软件部分采用过采样法;基于TMS320F2812高速运算的特点,利用频谱分析算法分辨主次信号,测量出信号的频率和幅值,同时采用频谱校正算法修正非整周期采样的误差,以提高频率和幅值测量精度;最后通过SCI串行通讯将测量结果送至上位机显示,显示刷新时间为1s。根据测量出的信号频率和幅值,利用TMS320F2812片内PWM模块和外部滤波电路重建主信号和次信号,为了提高信号重建的精度,利用开关电容滤波器TLC04实现程控滤波器。 2.2信号频率及幅值测量原理 叠加的主次信号经过采样后成为离散序列,用快速傅里叶变换(FFT)将信号由时域变换到频域中进行分析。由于叠加前的输入信号都为正弦信号,根据离散序列选频性可知,频域上幅值最大的点的幅值和频率对应主信号的幅值和频率,幅值大小次之的点对应次信号。因此可以求出主次信号频率和幅值。
15年全国大学生电子设计竞赛简易频率计设计方案,改方案采用TI公司的TMS320F2812芯片
2021-07-14 09:25:06 3.33MB 电赛方案 简易频率计设计
1
基于FPGA的频率计电路设计.pdf
2021-07-13 19:04:33 175KB FPGA 硬件技术 硬件开发 参考文献
基于FPGA的多功能全同步数字频率计设计.pdf
2021-07-13 18:08:11 227KB FPGA 硬件技术 硬件开发 参考文献
基于单片机AT89C51的数字频率计,适合课设使用,将proteus和keil结合起来对电路进行仿真
2021-07-13 16:47:49 35KB 单片机 数字
1
基于fpga的等进度频率计 采用VHD了编程 等精度方法
2021-07-13 11:26:09 157KB 频率计 fpga
1
基于AT89S52单片机的等精度频率计设计.pdf
2021-07-13 09:05:44 142KB 单片机 硬件开发 硬件程序 参考文献
基于51单片机软核的数字频率计设计.pdf
2021-07-12 21:03:53 222KB 单片机 硬件开发 硬件程序 参考文献
单片机频率计 系统采用单片机+分频模块+整形模块+lcd1602液晶显示+按键设计而成。 频率的测量范围为1Hz—20MHz能测量各种周期信号,能测出正弦波、三角波或方波等波形的频率。通过LCD1602液晶显示屏显示检测到的即时频率数值(最多8位数,单位为Hz)。
2021-07-12 19:04:11 10.7MB 单片机 频率计
一种智能频率计的设计与制作(AVR)proteus仿真+程序资料