这是武汉理工大学的数电试验的报告!!用74ls90设计,加上74ls48 门电路设计实验!!这个ppt里面包含数电实验的所有电路图,以及原理图!还有报告的详细资料!!喜欢和需要的人下载!!可以作为参考!
2021-03-18 21:34:40 109KB 数电 电子钟 数电实验 数字钟
1
此课件为本校老师编写,内容详细,希望大家喜欢,特别是写报告是很有用
2021-03-18 21:17:22 2.49MB 数字电路实验:数字钟的设计PPT
1
系统功能: 1.计时,数码管显示的‘时’、‘分’、‘秒’的十进制数字显示(小时从00~23)计时器 2.星期,lcd1602显示星期:MON/TUE/WEN/THU/FRI/SAT/SUN 3.校准,具有手动校星期、校时、校分、校秒的功能。 4.秒表,显示1%秒、60秒,60分,能手动开始和停止 5.闹钟,能在设定的时间发出闹铃声。 6.整点报时,即从59分55秒起,每隔1秒钟发出一次低音“嘟”的信号,连续2次,最后一次为高音“嘀”的信号,此信号结束即达到整点,发音的同时伴有led闪烁。 7.倒计时,能在设定的时间开始倒计时,至0时0分0秒停止
2021-03-17 16:40:31 2.01MB FPGA 数字电路 数字钟 液晶显示
1
数字逻辑之数字时钟课程设计 设计要求 1、设计一个能显示日期、小时、分钟、秒的数字电子钟,并具有整点报时的功能。  2、可手动校正时、分时间和日期值,时间以24小时为一个周期,有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 3、计时过程具有报时功能,当时间到达整点前10秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号由晶振电路产生1HZ标准的信号,分、秒为六十进制计数器,时为二十四进制计数器。
2021-03-02 22:22:22 633KB 数字逻辑设计报告
1
四位(时、分)数码管显示数字钟,使用74160(或74161) 对应的实验报告 https://download.csdn.net/download/QianYuanXiMo/15382135
2021-02-20 19:03:36 651KB 大学数电 Multisim
1
74160数字钟实验报告.docx
2021-02-20 19:03:34 513KB 大学数电 实验报告
1
本次实验使用msp430及一块扩展板实现数字钟系统,扩展板上有一块OLED屏幕与4x4矩阵键盘,此外还有一些led指示灯。 此外该系统还实现了设置时间日期,自动计算星期等等功能。此外还有5个闹钟,闹钟是用右上角的led指示灯显示的。
2020-01-14 03:09:48 14.74MB msp430 数字钟 OLED 定时器
1
VHDL设计的电子数字钟,参赛作品功能齐全,代码相当精简!极力推荐!!!!!!!!!
2020-01-13 03:16:56 512KB VHDL 电子数字钟 参赛 代码
1
基本要求 1) 设计一个有“时”、“分”、“秒”(23h59m59s)十进制显示,“秒”使用发光二极管闪烁显示,同时成为小时与分钟的显示分隔。 2)具有校时电路,对当前时间进行校时。具有校时、校分、校秒功能。 3) 用中小规模集成电路组成电子钟,并在实验箱上进行组装、调试。 4)画出框图和逻辑电路图,写出设计、实验总结报告。 4)选做 a)闹钟系统 b) 整点报时功能。在59分59秒时输出1000Hz信号,音响持续1秒,在1000Hz音响结束时刻为整点。 5)提示: 由石英晶体振荡器、分频器、计数器、译码器、显示器和校时电路组成,石英晶体振荡器产生的信号经过分频器作为秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器显示时间。
2020-01-13 03:16:48 1.01MB 课题:数字钟
1
选用8253的计数器2进行100ms的定时,其输出 OUT2与8259的IRQ7相连,当定时到100 ms时产生一个中断信号,在中断服务程序中进行时、分、秒的计数,并送入相应的存储单元;8255的A口接七段数码管的位选信号,B口接数码管的段选信号,时、分的数值通过对8255的编程可送到七段数码管上显示。
2020-01-10 03:04:49 204KB 七段数字钟
1