FIR滤波器的C语言实现,用C编写的FIR滤波器,包括各个子函数在内,存成了word文档形式供下载。 FIR滤波器与无限持续时间脉冲响应 (IIR) 滤波器相比,具有有限持续时间脉冲响应的数字滤波器(全零或 FIR 滤波器)既有优点又有缺点。 主要优点: 1. 具有精确的线性相位 2. 始终稳定 3. 设计方法通常是线性的 4. 可以在硬件中高效实现 5. 滤波器启动瞬态具有有限持续时间 FIR 滤波器的主要缺点: 1. 要达到同样的性能水平,其所需阶数远高于IIR 滤波器 2. 滤波器的延迟通常比同等性能的IIR 滤波器大得多
2019-12-21 19:30:37 28KB FIR 滤波器 C语言
1
EDA课程设计——基于VHDL的FIR滤波器的源代码。里面有详尽的程序分析,很容易看懂的
2019-12-21 19:29:32 13KB 基于VHDL的FIR滤波器的源代码
1
fir滤波器实现,提供了低通滤波器,高通滤波器等 有示例代码 更多代码,可访问 http://code.google.com/p/falab
2019-12-21 19:29:14 18KB fir lpf hpf bandpass
1
许多的labview常用算法FIR滤波器 边界检查 多谐波发生器 双边傅里叶变换 谐波失真 最小二乘拟合等。。
1
本程序用c语言实现FIR滤波器设计,采用的凯撒窗函数法,滤波器阶数、阻带宽度、阻带衰减等都可以通过修改相关系数达到特定的需要,同时通过调整相关系数可以实现带通,带阻,低通,高通等功能。
2019-12-21 19:28:31 8KB 语言,滤波器
1
这个基于FPGA的16阶FIR低通滤波器工程,Verilog HDL,有仿真代码,很实用哦!
2019-12-21 19:23:31 19.51MB FIR滤波器
1
实现简单的用凯撒窗函数设计滤波器,同时画出了设计出来的幅度和相位函数
2019-12-21 18:57:25 385B 滤波器
1
基于FPGA的fir滤波器程序,verilog代码
2019-12-21 18:49:58 2.56MB fir滤波器
1
并行结构FIR滤波器的Verilog HDL代码,Vivado工程,含testbench与仿真,仿真结果优秀
2019-12-21 18:49:39 4.35MB Verilog FPGA Vivado FIR
1
语音信号滤波去噪——使用 汉宁窗设计的频率采样型FIR滤波器
2019-12-21 18:44:22 546KB 课程设计
1