FPGA实战手册(包含了多个实例) 对于初学者来说是一本可以值得练习的书
2024-03-07 15:44:13 10.6MB FPGA Verilog
1
一、MMU的产生  许多年以前,当人们还在使用DOS或是更古老的操作系统的时候,计算机的内存还非常小,一般都是以K为单位进行计算,相应的,当时的程序规模也不大,所以内存容量虽然小,但还是可以容纳当时的程序。但随着图形界面的兴起还用用户需求的不断增大,应用程序的规模也随之膨胀起来,终于一个难题出现在程序员的面前,那就是应用程序太大以至于内存容纳不下该程序,通常解决的办法是把程序分割成许多称为覆盖块(overlay)的片段。覆盖块0首先运行,结束时他将调用另一个覆盖块。虽然覆盖块的交换是由OS完成的,但是必须先由程序员把程序先进行分割,这是一个费时费力的工作,而且相当枯燥。人们必须找到更好的办法从
2024-03-06 16:26:36 215KB
1
keil的ARM.mbedTLS.1.6.1.pack包,由于网络的原因,官网可能下不了,我这里有,哈哈哈,大家可以直接下载了
2024-03-04 16:34:51 4.92MB ARM Keil
1
介绍了采用FPGA进行信号处理的一般方法,这是大势所趋啊
2024-03-03 15:48:45 1.07MB FPGA 信号处理
1
本文是一位电子信息专业的毕业生结合自己学习ARM的经历,总结的嵌入式ARM学习心得,希望对你的学习有所帮助
2024-03-02 19:06:25 111KB ARM Linux
1
FPGA开发 米联客 MA703FA-100T FPGA 开发板资料 FPGA 型号 XC7A100 多个 VIVADO 工程,verilog 代码 vivado 2017.4 版本 CH01基于FDMA内存读写测试 CH02基于FDMA实现多缓存视频构架 CH03基于FDMA实现HDMI视频输入输出 CH04基于FDMA实现OV5640摄像头视频采集
2024-03-02 11:24:36 480.57MB fpga开发
1
STM32F103VCT6TR - High-density performance line ARM-based 32-bit MCU with 256 to 512KB Flash, USB, CAN, 11 timers, 3 ADCs, 13 communication interfaces - STMicroelectronics
2024-03-01 16:59:17 1.66MB
1
本文简要介绍了在FPGA中实现全数字锁相环(DPLL)的原理与方法,以解决在同步串行数据通信时的同步时钟不稳定时的快速恢复问题; 并重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。
2024-03-01 15:29:03 81KB DPLL FPGA 数字环路滤波器 时钟恢复
1
一种基于FPGA的三相锁相环设计方法,汪志勇,舒泽亮,提出了一种可编程逻辑门阵列(FPGA)实现锁相环的设计方法。介绍了包括鉴相器(PD)、环路滤波器(Loop Filter)和压控振荡器(VCO)等在内的锁相�
2024-03-01 15:20:34 542KB 首发论文
1
部分重配置允许设计者在系统运行过程中修改功能,而无需全面重新配置和重新建立连接,极大地提高了 FPGA 的灵活性。通过分时功能减少了 FPGA 的尺寸和数量(即成本) ;通过按需加载功能降低了动态功耗;通过时分多路复用设计功能提高解决方案的灵活性 。使用部分重配置可以让设计人员采用更少或更小的器件,从而降低功耗并提高系统的可升级性。 随时按需加载功能,更有效利用芯片。
2024-03-01 14:21:29 10.67MB 动态重配置
1