四路抢答器源程序+Pro7仿真文件 四路抢答器源程序+Pro7仿真文件 四路抢答器源程序+Pro7仿真文件
2019-12-21 19:43:06 67KB 四路抢答器
1
八路抢答器 完整的设计报告 格式 程序 有设计流程等,完全可以用来当做模板
2019-12-21 19:32:49 805KB 八路抢答器
1
四路抢答器设计,包含VHDL代码,以quartusII为设计平台。
2019-12-21 19:27:40 5.9MB 哈工大
1
设计一个数字抢答器系统,该系统适用竞赛等活动中,能准确的显示抢答内容和抢答结果。这个系统主要由译码器、锁存器和脉冲信号发生器部分组成。主持人[X]有一个清零按钮。清零后,显示器清零,抢答开始。三组参赛者分别为:1、2、3组。每组有一个抢答按钮。抢答时,第一时间抢答别符号被显示器L显示。若同时有两组或两组以上抢答,则所有的抢答信号无效,显示器L显示0字符。 在本设计中,第一抢答信号的鉴别和锁存功能由四D触发器FF1 74LS175、三3输入与非门G1、G2、四2输入与门G3和一个由555多谐振荡器构成的时钟脉冲信号源组合完成。当主持人命令开始抢答后,设第一组参赛者在第一时间按下了抢答器按钮[1],FF1的Q1=1,G2的3A=0、3Y=1,G1的3Y输出为0,G3的1Y输出为0,FF1的CLK=0,FF1四D触发器74LS175的时钟脉冲信号CLK被封锁(上升沿有效),从而使其他后按抢答按钮的抢答信号无效。
2019-12-21 19:27:40 620KB 数字逻辑 三路抢答器
1
使用74ls148,74ls279与74ls48的所绘制的四路抢答器Multisim文件。有数码管与蜂鸣器
2019-12-21 19:21:40 148KB 四路抢答器 课程设计 multisim 74ls148
1
此次设计提出了用AT89S52单片机为核心控制元件,设计一个简易的抢答器,本方案以AT89S52单片机作为主控核心,与晶振、数码管、蜂鸣器等构成八路抢答器,利用了单片机的延时电路、按键复位电路、时钟电路、定时/中断等电路,设计的八路抢答器具有实时显示抢答选手的号码和抢答时间的特点,还有复位电路,使其再开始新的一轮的答题和比赛,同时还利用C51语言编程,使其实现一些基本的功能。
2019-12-21 18:58:34 1.14MB 八路抢答器
1
设计一个8路智力竞赛抢答器,具体设计要求如下: 抢答器同时供8名选手或8个代表队比赛,分别用8个按钮S0~ S7表示。 设置一个系统清除和抢答控制开关S,该开关由主持人控制。 3.抢答器具有锁存与显示功能。即选手按动按钮,锁存相应的编号,并在LED数码管上显示,同时扬声器发出报警声响提示。选手抢答实行优先锁存,优先抢答选手的编号一直保持到主持人将系统清除为止。 4. 抢答器具有定时抢答功能,且一次抢答的时间由主持人设定(如30秒)。当主持人启动“开始”键后,定时器进行减计时,同时扬声器发出短暂的声响,声响持续的时间0.5秒左右。 5. 参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答的时间,并保持到主持人将系统清除为止。 6. 如果定时时间已到,无人抢答,本次抢答无效,系统报警并禁止抢答,定时显示器上显示00。
2019-12-21 18:55:12 157KB 抢答器
1
里面包含能够画出八路抢答器的完整的元器件库,原理图使用AD16软件。
2019-12-21 18:53:45 120KB 原理图库
1
基于单片机的 四路抢答器课程设计,包含程序,protues仿真文件,可根据自己电路进行修改。
2019-12-21 18:53:43 680KB c protues
1