从当前嵌入式消费电子产品来看,媒体处理与无线通信、3D游戏逐渐融合,其强大的功能带来了芯片处理能力的增加,在复杂的移动应用环境中,功耗正在大幅度增加。比如手机,用户往往希望待机时间、听音乐时间,以及看MPEG4时间能更长。在这样的背景下,如何降低嵌入式芯片的功耗已迫在眉睫。   1 低功耗技术分析   表1给出低功耗技术分析表。由表1可见,随着沟道宽度的减少,单位面积上的动态功耗和静态功耗都在不断增加。   这样芯片功耗则可描述为:   式中:CeffVdd2fclock是动态功耗部分。其中a为当前频率下的翻转率;Ceff为节点负载电容;Vdd为工作电压;fclock为
1
学习vivado microblaze 的入门教程,多种案例让你快速入门
2021-12-08 15:36:10 8.36MB vivado 软核 soc fpga
1
《PCI+EXPRESS体系结构导读》——王齐.zip
2021-12-08 13:06:42 65.47MB 通信互联网 FPGA/SOC
《轻松实现高速串行IO-FPGA设计应用指南》.zip
2021-12-08 13:06:41 3.74MB 通信互联网 FPGA/SOC
SystemVerilog数字系统设计_12848067.zip
2021-12-08 09:07:26 59.88MB FPGA/SOC
摘 要:在分析现有的性能评估方法之上,提出了用MTLS算法对软硬件划分结果进行性能评估,验证系统软硬件划分的优劣。并且针对单任务图描述多CPU系统结构的不足,提出采用多任务图来描述的方法。首先搭建了软硬件协同设计的平台并描述了软硬件协同设计的流程,其次对目标系统进行形式化的描述,最后重点阐述了多任务图的MTLS性能评估算法,并与MD,HNF,HLHET三种算法进行了比较。实验结果表明,提出的MTLS算法比其他三种算法优越。   关键词:调度;分配;性能评估;软硬件划分;多任务图  引 言   随着微电子技术的发展,芯片的集成度越来越高,片上系统( SOC)的发展已经是必然趋势。SOC系统是将
1
SystemVerilog数字系统设计_12848067.zip
2021-12-07 22:04:18 59.88MB FPGA与soc
1
PHY6212中文资料
2021-12-07 17:20:32 5.03MB 嵌入式 蓝牙 zigbee
1
动力电池SOC估算复杂方法综述_1000027364336311.pdf
本文在提出图像采集单兀整体设计方案的基础上对所提出方案进行了软件 及硬件的详细设计。在硬件方面,本文设计了TCD 1209型线阵CCD的驱动电路 及Virtex-II Pro型FPGA嵌入式系统图像采集/处理电路,并设计了专用IP核利 用Virtex-II Pro内部的双端口B1ockRAM解决了CCD降}像数据实时采集和存储 的问题。在软件方面,本文为所设计的用户IP核编写了驱动程序并将嵌入式 TCP/IP协议栈一uIP移植到系统中实现了图像数据通过以太网的实时传输。
1