zynq等linux系统下的u-boot和kernel编译环境配置-附件资源
2023-03-01 17:06:38 106B
1
DSP的 GEL文件代码支持 通用于C6000.
2023-02-28 15:13:39 2KB DSP C6000开发 GEL文件
1
摘要:介绍一种采用MCS51系列单片机控制驱动Hewlett Packard DESKJET 600/800系列喷墨打印机的硬件接口设计和软件设计方法。以控制打印机实现表格打印功能为例,给出了用C51语言编写的一系列相关基本控制程序。     关键词:单片机 喷墨打印机 HP PCL LEVEL 3语言 单片机应用系统中最常用的输出打印设备是微型打印机,例如TP系列、UP系列打印机等,对它们的控制技术也较为成熟。但是近年来随着通用打印机的广泛使用,微型打印机的缺点也日益明显:一是通用性及互换性不强;二是打印输出文档的幅面过小,不便于装订及存档。而通用打印机都配有国际标准并行接口(CENT
1
1,Zynq-7000白皮书, 2,ZedBoard板载资料 3,MicroZed板载资料 4,Zynq SoC ZC702 评估套件资料 5,Zynq SoC ZC706 评估套件资料 6,设计实例 7,学习笔记 8,X-fest 最新资料包 9,Xilinx AXI4总线资料 10,Xilinx官网上的关于Zynq平台的软件开发和相关工具使用手册
2023-02-28 10:57:17 100MB Zynq SoC
1
论文简述了惯性导航系统的应用背景及发展状况,介绍了捷联惯导系统的基本原理,设计了基于DSP/FPGA的捷联惯导系统方案,实现了系统各部分硬件电路以及FPGA 功能模块,并通过搭建硬件验证平台和利用第三方仿真软件,对传感器的性能以及FPGA各功能模块进行了较全面的验证和仿真。结果表明:基于DSP厅PGA的捷联惯导系统能够满足应用的要求,并在小型化、低成本和高性能等方面有一定的优势。
2023-02-27 19:56:38 4.25MB 捷联惯导系统 FPGA dsp mems
1
电子科技大学-何子述的现代数字信号处理课后作业第七章的的仿真代码,可以直接在matlab上面跑出来
2023-02-27 12:47:30 2KB 课后作业 matlab代码
1
为了满足多种电力电子变换器对其控制平台的不同要求,缩短开发时间,实现控制平台硬件的通用化和软件的模块化,在基于双定点数字信号处理器(DSP ) TMS320LF2407的大容量变换器专用控制平台的基础上,提出了电力电子变换通用控制平台的设计目标。描述了基于定点和浮点DSP (TMS320F2812和TMS320VC33)的通用控制平台各单元的设计方法。介绍了基于MATLAB实时工具箱( RTW)的调试方法。实验结果验证了设计和调试方法的正确性和可行性,该通用控制平台达到了设计目标。
2023-02-27 12:14:32 263KB 自然科学 论文
1
STM32F4xx系列的DSP和标准外设库是一个完整的软件包,包括所有标准外设的设备驱动程序,用于STM32F4xx设备的32位Flash微控制器
2023-02-26 17:22:16 16.94MB stm32f4xx固件库标准库
1
matlab精度检验代码ZYNQ时间数字转换器 Red Pitaya Zynq-7010 SoC中的快速高分辨率时间数字转换器 作者:米歇尔·亚当尼克(Michel Adamic) 表现核心频率:350 MHz 延迟线抽头数:192(可配置) 每个通道的时间分辨率:> 11 ps 精度:<10 ppm DNL:-1至+4.5 LSB INL:+0.5至+8.5 LSB 测量范围:47.9毫秒死区时间:〜14 ns 最高速度:〜70 MS / s 档案 贸易发展局主项目,包含AXI TDC内核的设计。 使用VHDL源文件和3个Vivado配置的Xilinx IP(BRAM,BRAM控制器,AXI GPIO)。 需要包含“ MyPkg.vhd”。 AXI_TDC_IP Vivado创建的临时项目,用于将TDC打包到IP内核中。 TDC系统包含Zynq PS和多个TDC内核的顶层模块设计。 时钟:AXI互连期望100 MHz。 对于TDC内核,MMCME将其提高到350 MHz。 外部端口:每个TDC通道的命中信号。 模块“ testUnit”是用于测试的方波发生器,可以将其删除。 TDC通
2023-02-26 14:56:10 901KB 系统开源
1
FFT算法的DSP实现
2023-02-26 14:54:17 56KB FFT
1