单片机数字钟设计 单片机数字钟设计,原理图,系统框图,程序
1
运用labview做的一个数字钟,具有整点报时功能,显示时间日期,界面特别漂亮,代码的结构很清晰易懂
2021-05-12 20:58:17 3.51MB labview
1
纯硬件可调数字钟,Porteus 仿真,74系列芯片设计
2021-05-10 16:14:29 25KB 纯硬件可调数字钟
1
1.进行正常的时、分计时功能,二十四小时制计时 2.由数码管显示24h、60min 3.设置时间 4.整点报时 5.闹钟功能
2021-05-09 22:55:18 4.7MB VHDL 闹钟开关 整点报时
1
交通灯和数字钟的电子线路课程设计,内含设计报告和Multisim14的源文件。
2021-05-09 09:03:26 2.33MB 交通灯 数字钟 Multisim 课程设计
1
MULTISIM数字钟,显示时间,年月日,整点报时,闹钟
2021-05-08 20:01:23 1.4MB multisim 数字钟
1
设计一个具有时、分、秒计时的电子钟电路,按 24小时 制计时。并具有校时、校分功能功能(校准功能)。 若C币不足,可前往下面的网站查看图片版,当然,若有足够C币,希望支持一下。 https://blog.csdn.net/weixin_43964993/article/details/107893519
2021-05-08 11:07:32 763KB 电子技术 数电 multisim仿真
1
数字电子技术课程设计---数字钟 绝对本人亲自设计(附有设计思路方案),实验结果完全符合要求!!电路原理相对网上其它同类电路简单,所用元件都是课本(阎石 第五版)上讲过的,电路由74ls160,一个555定时器,显示数码管以及与非门组成,学过数电的朋友基本都能看懂,因时间太紧,没来得及把仿真波形和插线效果记下来。但我想有了原理图一切都好办了! 另附: 简易数字频率计 交通灯控制器 抢答器 (附有原理图) 这三个题目设计思路方案!
2021-05-07 13:45:33 851KB 数电课程设计 数字钟
1
在FPGA开发环境下,以QuartusII软件为系统设计平台,采用Verilog HDL语言,运用自上而下的模块化编程思想和实现方案对多功能数字钟各功能模块进行设计.在原理图文件中添加各功能模块元件符号,然后通过连线组合各底层模块来实现顶层模块设计,最后进行编译和仿真,验证设计的正确性.系统整体设计具有灵活性强、外围电路少、计时精度高、可靠性强等优点.最终在FPGA芯片EP2C8Q208C8上完成下载,验证系统的正确性和实用性.
2021-05-07 13:03:15 1.08MB 自然科学 论文
1
高低电平触发数码管的亮暗,实现模拟数字钟。
2021-05-07 08:33:45 298KB 数字钟
1