cortex-M0 LPC11系列开发软件包,包含GPIO驱动例程、UART驱动例程、I2C驱动例程、TIMER16/32驱动例程、WDT驱动例程 方便,好用!
2022-05-23 15:18:31 897KB NXP cortex-M0 LPC11 软件包
1
汇总了说明文档和例程,文档详细解释了在STM32F0xx单片机中用Flash模拟EEPROM的原理;例程采用STM32F051_Discovery开发板。
2022-05-22 22:05:11 1.23MB STM32F0 Cortex M0 EEPROM
1
移植记录 https://blog.csdn.net/dongwu123/article/details/123180996
2022-05-13 11:12:36 5.88MB freert hc32 cortexM0
1
表 2.4 网络安全等级的计算标准 风险等级 主机风险值范围 非常危险 8~10 比较危险 5~8 比较安全 1~5 非常安全 0~1 2.7.1 主机风险等级评定标准 将主机的漏洞按照风险值的高低排序,依据漏洞的风险值将漏洞威胁划分为高、中、低 三个类别,并按照绿盟科技风险评估模型计算得到风险值,如表 2.5 所示。 表 2.5 主机风险等级评定标准 风险等级 主机风险值范围 非常危险 7~10 比较危险 5~7 比较安全 2~5 非常安全 0~2 有关高、中和低漏洞威胁的定义标准,请参见表 2.2 。 2.7.2 网络风险等级评定标准 网络风险等级是网络中所有主机威胁分值的加权平均和,它的评定标准如表 2.6 所示。 表 2.6 网络风险等级评定标准 风险等级 主机风险值范围 非常危险 8~10 比较危险 5~8 比较安全 1~5 非常安全 0~1
2022-05-08 11:42:57 9.41MB 绿盟 漏洞扫描
1
eclipse-firmware:基于eclipse的cortex-m0固件
2022-04-18 14:41:19 69KB C
1
[Root] HT32_selection_guide_20220208.pdf [Document_Datasheet] HT32F0006_Datasheetv100.pdf HT32F0008_Datasheetv130.pdf HT32F5828_Datasheetv100.pdf HT32F50220_30_Datasheetv130.pdf HT32F50231_41_Datasheetv130.pdf HT32F50343_Datasheetv110.pdf HT32F52220_30_Datasheetv140.pdf HT32F52231-41_52331-41_Datasheetv190.pdf HT32F52243_53_Datasheetv130.pdf HT32F52342_52_Datasheetv150.pdf HT32F52344_54_Datasheetv110.pdf HT32F52357_67_Datasheetv110.pdf HT32F57331_41_42_52_Datasheetv
2022-04-06 01:12:28 274.77MB Arm Cortex-M0+ MCU Holtek
1
arm的cortex m0已经开源了, 这是arm cortex m0 rtl code
2022-04-02 16:32:18 976KB arm cortex m0 rtl
1
ARM Cortex-M0 原理与应用实践-附件资源
2022-03-23 22:57:19 106B
1
本书单片机的选型以新唐公司ARM Cortex-M0内核的NuMicro M051系列单片机为蓝本。 讲解内容含内部资源使用、USB、网络、界面开发、编程技巧、深入接口等。.
2022-03-14 14:32:56 13.25MB Cortex-M0 ARM M051
1
表 19.17 数据处理指令 助记符 简述 ADCS 进位加法 ADD{S} 加法 ANDS 逻辑与 ASRS 算术右移 BICS 位清零 CMN 比较负值 CMP 比较 EORS 异或 LSLS 逻辑左移 LSRS 逻辑右移 MOV{S} 传输 MULS 乘法 MVNS 取反传输 ORRS 逻辑或 REV 反转字里面的字节顺序 REV16 反转每半字里面的字节顺序 REVSH 反转低半字中的字节顺序,并进行符号扩展 RORS 循环右移 RSBS 反向减法 SBCS 带进位的减法 SUBS 减法 SXTB 符号扩展字节 SXTH 符号扩展半字 UXTB 零扩展字节 UXTH 零扩展半字 TST 测试 7. ADC、ADD、RSB和SUB 进位加法、加法、反向减法、进位减法、减法。 (1)语法 ADCS {Rd,} Rn, Rm ADD{S} {Rd,} Rn, RSBS {Rd,} Rn, Rm, #0 SBCS {Rd,} Rn, Rm SUB{S} {Rd,} Rn,
1