Spartan6 XC6SLX9-IP101 100M以太网FPGA开发板AD设计原理图+PCB文件+VERILOG测试源码,采用2层板设计,板子大小为54x62mm,双面布局布线,FPGA芯片为XC6SLX9-3TQG144C,以太网接口芯片为IP101。 硬件AltiumDesigner 设计的工程文件,包括完整无误的原理图及PCB文件,可以用Altium(AD)软件打开或修改,FPGA以太网接口VERILOG逻辑工程源码,可作为你产品设计的参考。FPGA开发板AD设计
使用Xilinx Spartan-6 XC6SLX9的FPGA驱动Wiznet5500网卡芯片的Verilog设计,可以发送和接收,已经测试,无误
2020-01-04 03:15:04 681KB Verilog W5500 FPGA
1
很好得原理图,包含原理图及PCB,可以通过源文件学习布线等操作
2020-01-03 11:25:57 8.63MB 原理图 F407+XC6SLX9 XC6SLX9
1
本文档包含ARM+FPGA的AD工程,包含原理图和PCB.PCB已经布局完成
2019-12-21 22:01:50 8.93MB F407 XC6SLX9 STM32+FPGA
1
赛灵思的FPGA-LXC6SLX9芯片最小系统板的原理及PCB,包括测试程序,资源免费开放
2019-12-21 20:51:51 15.78MB FPGA XC6SLX9 最小系统 免费
1