1、设计一个能显示1/10秒、秒、分、时的12小时数字钟。 2、熟练掌握各种计数器的使用。 3、能用计数器构成十进制、六十进制、十二进制等所需进制的计数器。 4、能用低位的进位输出构成高位的计数脉冲。
2021-12-11 16:01:16 92KB VHDL EDA 数字钟
1
1)使用6个按键进行密码输入,K0-K5,分别代表数字键0-5,用右边6个数码管显示; 2)密码初始值为555555;开锁方式:xxxxxx(x代表密码数字,位数等于6位);上电后,初始显示:"PP------";输入一个数字就在最右数码管显示,前面的数字均左移一个数码管。输入正确显示“--OPEN--”,输入错误显示“--EEEE--”。 3)设计一个重新输入按钮K6,在输入未全或者错误(没达到3次)时,恢复输入,按下后显示“PP------” 3)工作时钟1khz;连续3次输错密码则锁死,只有重启电路;连续2次错误点亮警报灯。 4) 用按键k7设置密码,设定方式:旧密码,输入两次,输入前显示为“OP------”,正确后提示输入新密码:“NP------”,连续输入2次。以上出错均显示“--EEEE--”,可按K7恢复设置,或者K6。
2021-12-11 14:04:20 20KB VHDL vhdl eda EDA
一个符号显示电路,使其通过米字型数码管显示至少四页的自定义英文和数字符号
2021-12-05 14:59:53 2KB VHDL eda
1
EDA课程的VHDL设计实例:出租车计价器。包括满三公里开始计费,满20元改变价格,暂停,加速等功能
2021-10-27 09:03:27 8KB VHDL EDA 出租车计价器
1
VHDL程序 EDA 七人表决器 七人表决器VHDL程序 EDA
2021-10-20 21:44:31 72KB VHDL EDA 七人表决器
1
用移位相加的方法设计一个8位二进制串行乘法器。基于EP4CE1022C8芯片,于Quartus Ⅱ 13.1中实现。包含仿真文件,上板子验证成功。此为西电EDA课设大作业,实验报告见博客,仅供参考。
1
老师给总结的 vhdl课程的 重点课后题及答案 我认为资源很好 对于考试帮助很大
2021-07-11 14:28:49 101KB vhdl eda
1
EDA 方式设计的时钟 精确到毫秒 可以显示 小时 分钟 秒 毫秒 quartus 9.0通过 DE_two开发板 可进行时钟的校对
2021-06-24 08:45:25 719KB VHDL ;EDA;电子时钟
1
通过了硬件测试,效果很好!解释:http://blog.csdn.net/qidaimengxing
2021-06-10 09:13:31 683KB VHDL EDA
1
这是本人在学习EDA的过程中所做的实验,共7个,全部都能编译通过!放在这里供初学者学习!里面包含图形设计法和VHDL语言描述设计。。。。
2021-06-07 10:48:04 1.87MB VHDL EDA 实验 实例
1