基于AHB总线的SRAM控制器,包含SRAM模型文件 https://blog.csdn.net/zgezi/article/details/106958725#comments_20579664
2022-04-06 02:40:15 11KB sram AHB Verilog
1
AHB总线控制master部分,是一种先进的总线标准,应用广泛
2022-04-05 20:48:32 4KB AHB
1
摘要:为了在嵌入式系统设计中实现对SDRAM存储器的访问,本文提出了一种基于AMBA-AHB总线规范的SDRAM控制器设计方案。方案首先简要介绍了AMBA总线规范,然后在完成整个存储控制器的整体框架设计的基础上给出了SDRAM控制器的实现原理以及详细的子模块划分。整个控制器的设计已用Verilog HDL语言实现并通过了Modelsim仿真和FPGA验证。仿真结果表明所设计的控制器符合SDRAM内部指令操作,并且满足了严格的时序要求。   0 引言   随着大规模集成电路和高速、低功耗、高密度存储技术的发展,SDRAM动态存储器因容量大、速度快、价格低廉等优点,现已成为PC内存的主流。然而
1
#基于AHB总线SRAM控制器 的设计及优化
2021-08-25 15:40:22 3.31MB ahb-sram
1
AHB到APB总线转换的桥verilog代码 AHB主要用于高性能模块(如CPU、DMA和DSP等)之间的连接,作为SoC的片上系统总线,它包括以下一些特性:单个时钟边沿操作;非三态的实现方式;支持突发传输;支持分段传输;支持多个主控制器;可配置32位~128位总线宽度;支持字节、半字节和字的传输。
2021-08-24 20:05:51 35KB AHB verilog
1
AXI总线到AHB总线的桥接电路,经过ASIC和Xilinx FPGA仿真和测试通过,且通过SoC流片检验,能够完美实现AXI总线到AHB总线的协议转换。
2021-08-12 21:31:36 68KB AXI总线到AHB总线桥接电路
1
详细介绍AHB总线
2021-08-11 19:01:11 2.7MB AHB总线
1
AHB 总线规范是 AMBA 总线规范的一部分。AMBA 总线规范是 ARM 公司提出的总线规范,被大多数 SoC 设计采用,它规定了 AHB(Advanced High-performance Bus)ASB(Advanced System Bus)APB(Advanced Peripheral Bus)。
2021-08-10 11:43:33 456KB AHB 总线规范
1
AHB总线协议,学习使用总结 AHB总线协议标准,AHB总线结构,信号描述,各部分结构及系统互联,总线时序等
2021-08-09 23:19:07 379KB AHB总线
1