6个595的6位数码管静态显示(3IO)工程+仿真
2021-07-07 17:41:10 53KB 74hc595 proteus 数码管 静态
1
静态显示:6位数码管循环显示数字0~F; 动态态显示:6位数码管同时显示数字1~6; 源码以及proteus电路原理图
2021-07-05 11:26:56 253KB 数码管静态显示 数码管动态显示
1
006、数码管静态显示.7z
2021-06-18 21:00:19 26KB 006、数码管静态显示.7z
51单片机数码管静态显示数据
2021-06-10 09:00:19 26KB 51单片机数码管静态显示
1
74LS164级联控制5个数码管静态显示
2021-05-04 11:30:45 112KB 74 164 级联控制 静态显示
1
静态显示0到7的数码管,是基于FPGA的,跟大家分享一下。
2021-04-22 18:49:58 571B FPGA
1
8段数码管静态显示Verilog设计逻辑Quartus工程源码文件,FPGA型号Cyclone4E系列中的EP4CE10F17C8,Quartus版本18.0。 module seg_led_static_top ( input sys_clk , // 系统时钟 input sys_rst_n, // 系统复位信号(低有效) output [5:0] sel , // 数码管位选 output [7:0] seg_led // 数码管段选 ); //parameter define parameter TIME_SHOW = 25'd25000_000; // 数码管变化的时间间隔0.5s //wire define wire add_flag; // 数码管变化的通知信号 //***************************************************** //** main code //***************************************************** //每隔0.5s产生一个时钟周期的脉冲信号 time_count #(.MAX_NUM(TIME_SHOW) ) u_time_count( .clk (sys_clk ), .rst_n (sys_rst_n), .flag (add_flag ) ); //每当脉冲信号到达时,使数码管显示的数值加1 seg_led_static u_seg_led_static ( .clk (sys_clk ), .rst_n (sys_rst_n), .add_flag (add_flag ), .sel (sel ), .seg_led (seg_led ) ); endmodule