EDA频率计 vhdlEDA频率计 vhdlEDA频率计 vhdlEDA频率计 vhdl
2019-12-21 21:32:43 1.29MB 频率计
1
quartus 9.0实现的锯齿波,VHDL语言
2019-12-21 21:25:47 323KB VHDL quartus 锯齿波
1
quartus 9.0实现的三角波,VHDL语言
2019-12-21 21:25:47 337KB quartus 三角波 VHDL
1
(1)数码输入:每按下一个数字键,就输入一个数值,并在显示器上的显示出该数值,同时将先前输入的数据依序左移一个数字位置。 (2)数码清除:按下此键可清除前面所有的输入值,清除为“0000”。 (3)密码更改:按下此键时会将目前的数字设定成新的密码。 (4)激活电锁:按下此键可将密码锁上锁。 (5)解除电锁:按下此键会检查输入的密码是否正确,密码正确即开锁。
2019-12-21 21:24:03 424KB EDA设计 电子密码锁
1
基于VHDL语言的3位数字频率计 含报告 VHD文件
2019-12-21 21:15:30 165KB 基于VHDL语言 3位
1
基于VHDL语言简易数字时钟 6位数码管显示
2019-12-21 21:15:30 235KB 基于VHDL语言 数字时钟
1
基于VHDL语言的四位密码 基于VHDL语言的四位密码锁
2019-12-21 21:12:32 1.44MB 基于VHDL语言的四位密码锁
1
学校里的课程设计,有详细的代码、注释、报告,很有用哦
2019-12-21 21:11:52 715KB VHDL 状态机 乒乓游戏机
1
使用VHDL语言实现的TLC5615的驱动程序 已经在FPGA(Altera EP4CE6E22C8N)上验证通过 时钟频率为50MHz 经过6分频后得到8MHz 最终的时钟频率请参看TLC5615_TransmitData.vhd中描述
2019-12-21 21:08:48 4KB FPGA VHDL TLC5615 驱动程序
1
良好的通过50M分频实现PWM波的产生,波形良好可调。
2019-12-21 21:05:25 205KB FPGA VHDL PWM 波发生
1