本文正是基于这种高效结构的多输入FPA,在FPGA上成功实现了基于浮点运算的LMS算法。测试结果表明,实现后的LMS算法硬件资源消耗少、运算速度快且收敛性能与理论值相近。
2021-12-27 21:17:23 84KB FPGA
1
用FPGA实现VGA汉字显示系统,设计提出一种基于Xilinx公司的Spartan-3E的FPGA显示方案,由于FPGA芯片具有可靠性高、编程灵活、体积小等 优点,采用其控制VGA接口进行汉字显示,有效地解决了通用处理器控制VGA接口显示汉字的缺点。对新方案进行理论分 析和实验,结果证明该方案达到了预期效果
2021-12-27 19:06:29 289KB FPGA实现VGA
1
《数字滤波器的MATLAB与FPGA实现》以Altera公司的FPGA器件作为开发平台,采用Matlab及Verilog HDL语言为开发工具,详细阐述了数字滤波器的FPGA实现原理、结构、方法及仿真测试过程,并通过大量工程实例分析其在FPGA实现过程中的具体技术细节。其主要内容包括FIR滤波器、IIR滤波器、多速率滤波器、自适应滤波器、变换域滤波器、DPSK解调系统设计等。
2021-12-24 10:00:52 68.99MB 数字滤波器 Matlab FPGA
1
fpga中的rom保存正弦波的值,可以通过调节计时时间可以改变正弦波的周期
2021-12-23 17:36:08 794KB fpga 正弦波
1
本文介绍了一种以FPGA为基础的数字密码锁。采用自顶向下的数字系统设计方法,将数字密码锁系统分解为若干子系统,并且进一步细划为若干模块,然后用硬件描述语言VHDL来设计这些模块,同时进行硬件测试。测试结果表明该数字密码锁能够校验10位十进制数字密码,且可以预置密码,设有断电保护装置,解码有效指示等相应功能。
2021-12-22 12:46:01 86KB VHDL FPGA 断电保护 文章
1
QDRII SRAM控制器的设计与FPGA实现,侯晓凡,,本文介绍了QDRII SRAM存储器标准的产生背景,详细讨论了其工作方式,接口时序和在不同应用环境下采用的时钟方案,并给出了利用FPGA来�
2021-12-21 00:09:33 233KB QDRII SRAM FPGA
1
为了提升合成孔径雷达(Synthetic Aperture Radar,SAR)ω-k算法成像系统的运行速度,提出了一种基于数据循环存储的STOLT插值FPGA并行实现方法。该方法将经过“一致压缩”处理的数据进行循环存储;在数据存储结束之后,进行Stolt变换中的变量替换、插值位置计算以及插值系数;在同一时间完成插值系数以及相应的处理数据的获取,进行加权求和,获得插值结果。该方案结构清晰,易于实现,流水化插值处理,并对插值的长度以及点数没有限制,极大地提升了系统的可扩展性以及运行速度。该系统工作频率为142 MHz,可以在18 s以内完成实际数据为32 768*65 536点8 bit 机载雷达数据处理,检测证实了该方法的有效性。
1
本文是关于移动通信中关于接受通道的匹配滤波器的FPGA实现
2021-12-14 20:27:23 431KB fpga fir
1
越来越多的关键应用都对精确性和计算延迟时间有严格的要求。FPGA的灵活性和性能使得它们广泛应用在工业、科学以及其他的许多应用场合中,来计算复杂的数学问题或者传递函数,有许多算法,比如CORDIC算法,可以用来做为超越函数的计算处理模块。
2021-12-14 10:31:20 161KB 使用FPGA实现 基于FPGA的 函数 计算
1
由于AES算法的硬件实现较为复杂,在此提出一种优化算法中S—box和列混合单元的方法。其中S—box通过组合和有限域映射的方法进行优化,列混合单元使用算式重组的方法进行优化。这些优化设计通过组合逻辑实现,经过仿真并在Xilinx Spartan 3系列FPGA上进行综合验证,可以将结构简化,使AES电路面积得到优化,明显节约硬件资源。
2021-12-13 20:06:00 388KB AES算法 Sbox 列混合 FPGA
1