基于模块化 SRAM 的 2D 分层搜索 二进制内容可寻址存储器 (BCAM) Ameer MS Abdelhadi 和 Guy GF Lemieux 不列颠哥伦比亚大学 (UBC) 2014 { ameer.abdelhadi; Guy.lemieux } @ gmail.com 建议的基于模块化 SRAM 的 2D 分层搜索二进制内容可寻址存储器 (BCAM) 的完全参数化和通用 Verilog 实现以及其他方法作为开源硬件提供。 还提供了批量运行流程管理器,用于使用 Altera 的 ModelSim 和 Quartus 批量仿真和综合具有各种参数的各种设计。 许可证: BSD 3-Clause(“BSD New”或“BSD Simplified”)许可证。 请参阅全文以获取更多信息: AMS Abdelhadi 和 GGF Lemieux,“使用基于 FPGA 的 BRAM
2024-03-27 11:10:03 3.1MB Verilog
1
BOOT 引脚改成从SRAM 启动,即 BOOT0=1,BOOT1=1 如果使用ST提供的库函数 3.5 打开(system_stm32f10x.c) #define VECT_TAB_SRAM 2.x 可以通过调用函数切换中断向量表的指向。
2024-02-29 20:17:22 496KB STM32 SRAM启动 keil
1
本文提出了在嵌入式Linux操作系统下基于处理器片内SRAM的应用程序优化设计方案。
2024-02-25 15:20:11 83KB Linux Coldfire SRAM 软件开发
1
基于AHB总线协议的sram控制器的verilog代码和ahb协议手册
2024-02-22 17:49:30 1.3MB verilog AHB协议
1
YASAV是基于GUI的工具,用于快速分析和可视化基于SRAM的内存老化。 为YUV视频进行了自定义,以实现图像/视频处理应用程序的用例。 该工具接受SRAM暂存器存储器配置和用户参数(如测试数据集,所需的老化年限等),并根据静态噪声裕度(SRAM老化估算的度量)和深入的占空比分析来提供老化估算。 该工具还支持以热图,箱形图和直方图的形式自动显示老化结果。 它也可以用作可视化YUV 4:2:0p视频文件的独立工具。 如果需要使用,请在设计自动化会议上参阅我们的DAC'15论文:M。Shafique,MUK Khan,Orcun Tuefek和J. Henkel,“ EnAAM:片上视频存储器的节能抗老化”( DAC),加利福尼亚州旧金山,2015年。
2023-10-25 20:38:58 2.69MB 开源软件
1
自己写的Verilog 用case语句计算频率,在20ns 完成sram的读写,整个工程,xilinx ise 编译测试通过,
2023-05-19 20:31:12 373KB Verilog sram 读写 xilinx
1
本文件是介绍128*8 的静态SRAM,包含具体的应用手册
2023-05-10 22:54:10 915KB 128*8 SRAM
1
S-RAM单元 该板包含一个S-RAM单元,该单元由两个相互馈入的CMOS反相器实现。 原理图 执照 这项工作是根据。
2023-03-23 17:20:30 1.21MB
1
芯片型号STM32F407,基于正点原子探索者开发板,使用STM32CubeMX及HAL库开发,含液晶显示,利用按键控制内存的申请和释放,与正点原子例程功能相同,内含动态内存分配的malloc.c和malloc.h文件HAL库版本。
2023-03-15 10:28:31 42.68MB HAL库 STM32CubeMX 内存管理
1
IPS6404是64Mbit IoT RAM,采用QSPI高速接口可以实现很高的读写速率,对于管脚有限的MCU扩充SRAM非常有用。已经在STM32H750上通过验证
2023-03-14 16:26:39 4KB IPS6404 QSPI SRAM STM32
1