本文主要介绍了如何利用左移的原理去进行16位带符号数二进制转换为BCD码,用Quartus II软件和Modelsim软件进行编译仿真,最后再从Quartus II软件上下载到开发板上进行测试。
2021-06-09 13:36:33 281KB Verilog
1
微软的16位链接器.可以将16位目标文件链接成BIN格式。
2021-06-07 20:29:30 152KB 16位链接器
1
本次课程设计主要利用计算机组成原理中有关全加器、补码运算电路等理论知识, 并学习使用 QuartusII 软件设计 16 位补码加减运算电路,结合题目设计要求完成运算电 路的设计。
1
贴上我的16位数码管,74HC595驱动,89C2051+DS1302的万年历程序。数码管显示方式是共阴的,其实是共阳管子加上NPN的三级管
2021-06-06 11:42:24 46KB 万年历
1
16位串行加法器logisim
2021-06-04 13:03:39 59KB 计租实验 串行进位加法器设计
1
简单的十六位cpu课程设计,vhdl方向,非常适合学习eda课程的同学使用
2021-06-04 10:34:05 857KB vhdl
1
16位汇编语言写的通讯录,注释详细,在masm615下汇编运行。
2021-06-04 09:03:47 16KB 汇编 16位 通讯录
1
bmp格式转换24位转换为16位
2021-06-03 21:51:27 13KB bmp16 bmp24 rgb565 rgb1555
1
在 logisim 中打开实验资料包中的 data.circ 文件,在对应电路中完成海明校验编码电路。输入输出引脚定义如图所示。输入:1616位原始数据;输出:2222位校验码(1616位数据位+55位校验位+11位总校验位),注意输入1616位原始数据的每一位都已经通过分线器利用隧道标签引出,可以直接复制到绘图区使用。
2021-06-02 13:06:01 514KB 第一模块 计算机组成原理实验
1
基于MikeOS 4.5的16位操作系统,旨在内在更先进、更轻量,外在简单易用
2021-05-30 14:03:49 2.22MB 开源软件
1