深入理解计算机系统。原书第三版。 高清PDF。带书签。共775页。
2021-04-03 11:53:06 129.48MB 系统 补码 浮点数 汇编
1
modbus通讯过来的整数转浮点数,字节顺序2301,自己练习写的,可用
2021-03-29 13:06:24 6KB c# modbus 浮点数 数据处理
1
浮点数转化为16进制 用于向单片机发送数据
2021-03-28 23:53:15 1.8MB 浮点数 16进制 没有小数点
1
什么是 实地址方式、保护模式式、虚拟地址模式、浮点数.zip
2021-03-28 11:01:57 15KB 保护模式 地址模式
浮点数转换工具 非常好用
2021-03-19 11:06:44 22KB float double 浮点数
1
使用verilog实现了设计了一个符合IEEE标准的32位单精度浮点数乘法器,并使用Modelsim进行仿真。
2021-02-24 17:02:30 5.89MB verilog fpga IEEE754 浮点数乘法器
1
这个可以用来做数据分析,希望能有参考作用。
2021-02-20 18:30:43 5.15MB Float_Hex
1
IEEE_754_16进制转十进制浮点数 工具 测试有效
2021-02-17 16:32:23 192KB IEEE_754 16转10浮点数
1
针对嵌入式处理器对面积要求极为苛刻的特点,提出了一种改进的基于Goldschmidt算法的双精度浮点除法器。 改进的除法算法的计算过程分为两个阶段,第一阶段采用线性minimax多项式逼近算法得到一个具有15-bit精度的除数倒数的估计值。相比于minimax 二次多项式逼近,一次多项式逼近会获得一个更小的查找表(LUT)以及在部分积累加过程中获得更少的计算量。 在第二阶段,采用基于硬件复用的方法实现两次Goldschmidt迭代,使得两次Goldschmidt迭代仅仅使用一个乘法器和一个求补单元。最后,该设计采用Verilog HDL进行编码,并基于FPGA进行实现。通过与其他算法进行比较得知,改进的Goldschmidt除法器在性能不降低的情况下有较小的面积开销,满足嵌入式处理器的需求。
1
将十六进制转化为浮点数,运用共用体特性
2021-01-28 12:10:46 611B c语言
1