本文档包含了扩频通信的代码,可直接运行,能生成7张过程图片,并且生成的图片我也上传了,非常清晰!该代码是基于Matlab实现的,运行环境没有太大要求,最新版Matlab即可,也不需要安装什么包了。
2021-07-03 16:33:21 212KB Matlab 扩频通信
1
扩频通信毕业论文,山东理工大学毕业的,这是关于扩频通信的毕业设计。
2021-07-03 15:33:57 1.13MB 毕业论文
1
该仿真包括一般序列如m序列。Gold序列的周期相关和非周期相关仿真,还包括LS码的周期相关和非周期相关
2021-07-02 21:57:01 40KB 相关
1
m 序列扩频通信matlab仿真 BPSK调制解调
2021-07-02 09:21:54 38KB matlab
1
FPGA 直接序列扩频源码
2021-06-30 16:49:17 3.24MB 直接序
1
系统地介绍了现代抗干扰通信技术(主要是直接序列扩谱和跳频扩谱)和抗干扰通信的检测技术,讨论了每一种基本抗干扰信号类型的干扰技术,包括干扰直接序列扩谱信号、干扰快跳频扩谱信号、干扰慢跳频扩谱信号和干扰直接序列扩谱/跳频扩谱混合信号。该书的读者对象是电子战和通信对抗领域的工程师和科技工作者,也可供通信领域的科技工作者参考。
2021-06-29 19:55:38 16.92MB 抗干扰通信 直接序列扩频 跳频 抗干扰
1
摘要: 本文以Altera 公司的FPGA 为硬件平台, 以MAX- PLUSII 为设计工具, 实现直接序列扩频(DSSS)发射机, 顶层采用图形设计方式, 各模块是基于Verilog HDL 设计的。本设计中待发射信息是以循环读ROM 的方式读取, 信道编码采用(2, 1, 7)卷积码, 扩频模块采用扩频长度255 的kasami 码, 极性变换模块为3bit 量化模式, 内插模块为每两比特间插入7bit , 输出滤波为16 阶的FIR 滤波器。文中给出了本设计实现的系统整体方框图, Verilog HDL 代码实现及其仿真结果。仿真结果表明本设计精确度高, 稳定且输出无毛刺。 关键字: FPGA; Ver ilog HDL; 直接序列扩频; 发射机 中图分类号: TP839 文献标识码: B
2021-06-29 18:04:53 1.8MB 软件无线电 射频发射机
1
分析了直接扩频技术(DSSS)相比于其他扩频技术的优点
2021-06-29 17:54:52 3.23MB DSSS PERFORMANCE ANALYSIS
1
官方驱动基础上修改的适用于STM32F407的扩频传输模块SX1276例程,SPI接口,经测试可用,发送端可在此基础上修改
2021-06-26 15:58:59 10.61MB STM32F SX1276 LoRa
1
Icom的IC-705的扩频方法,欧版的网上已经有了教程,这个教程包含美版的,还有扩频后的可使用频段测试。
2021-06-26 15:39:20 981KB ic-705 扩频 美版
1