在移动正交频分复用(OFDM)系统中,时变信道引起子载波间干扰(ICI),从而导致系统性能严重下降。均衡作为消除ICI的主要手段而被广泛采用,但是大多数情况下,由于需要进行高阶矩阵的求逆运算,导致均衡面临着运算复杂度过高的问题。提出采用复指数基扩展模型(CE-BEM)对时变信道进行建模,并利用估计得到的模型系数直接构造判决反馈均衡器(DFE),从而避免了矩阵求逆运算,大大降低了运算复杂度。同时,该DFE通过理论分析和仿真实践均被证明具有良好的均衡效果,能有效地消除ICI并改善系统性能。
2024-05-18 00:36:44 148KB 工程技术 论文
1
南京邮电大学工程管理与经济决策
2024-05-17 18:56:11 409KB
1
sdjzu软件工程期末考试试题(基本上就是题库了可以提前开始学习ps:挺难背的)
2024-05-17 17:31:35 521KB 软件工程
1
软件工程期末试题配套答案,里面添加了有个人的理解,仅供参考(可能有错)
2024-05-17 17:04:09 1.94MB 软件工程
1
代码(包含PID算法部分) 1.引脚功能设置 CLOCK(RCC) 设置外部时钟源 High Speed Clock即为HSE(高速时钟源),一般为接外部晶振为主,因此选择Crystal/Ceramic Resonator(使用晶振/外部陶瓷振荡器)来使用外部晶振。 Low Speed Clock(低速时钟源),若无特殊需求,不用打开。 然后设置时钟频率 设置输入时钟源频率 此图片频率84为方便讲解设置,实际还是按使用频84MHZ来设置! ①:Input frequency:输入晶振频率,在这个选项中可根据单片机的外部晶振来填写晶振频率,下面的蓝色范围为可接受频率范围。这边按8MHZ来配。 ②:PLL source Mux:PLL时钟源选择器,选择HSE高速时钟源即可。 ③:PLL 分频系数 M 配置。由于我们需要系统时钟设为168MHZ,因此需要通过PLL分频来把8MHZ的晶振时钟转换为系统时钟。 ④:主 PLL 倍频系数 N 配置。倍频系数 N(自动配频会自动计算) ⑤:主 PLL 分频系数 P 配置。分频系数 P(自动配频会自动计算) ⑥:系统时钟时钟源选择,选择PL
2024-05-16 20:47:11 49.15MB stm32 TB6612 CUBEIDE
1
移植了官方的USB驱动库,修改其驱动框架,增加了适配框架CDC ACM,HID,WINUSB设备类实例,三类的设备的配置互相独立,由一个总配置文件管理。 包含gd32f103系列的数据手册和技术手册。 包含gd32f10x系列MDK芯片包。
2024-05-16 18:10:41 20.5MB USB工程
1
一个有助于理解编译原理中词法,语法分析及综合运用的小项目 内有完整代码与文档,在eclipse上可直接编译运行
2024-05-16 17:00:26 2.62MB 可运行源代码
1
所用芯片:国民技术N32G452VEL7 MCU/微控制器/单片机/芯片 LQFP100 N32G452xx系列微控制器产品采用高性能32位ARM Cortex-M4F内核 所用FreeRTOS版本:FreeRTOS Kernel V10.x.x reeRTOS 是市场领先的面向微控制器和小型微处理器的实时操作系统 (RTOS) 内含完整测试任务,点灯任务等基本任务文件,如需再添加任务可自行按模版添加即可
2024-05-16 15:57:06 7.91MB arm
1
软件工程大作业.doc
2024-05-15 14:21:53 236KB 软件工程大作业
1
分析杂散电流产生的成因和杂散电流对地铁设备、设施等方面的危害,提出地铁杂散电流问题的防治措施和方法。
2024-05-13 22:31:08 970KB 工程技术 论文
1