RS编译码器广泛应用于通信和存储系统,为解决高速存储器中数据可靠性的问题,文中提出了RS编码的实现方法,并对编码进行了时序仿真。仿真结果表明,该译码器可实现良好的纠错功能。
2021-04-13 16:37:31 390KB RS编译码 FPGA 伽罗华域 BM算法
1
译码器设计 一、实验目的: 1、通过3-8译码器的设计,让学生掌握组合逻辑电路的设计方法。 2、掌握组合逻辑电路的静态测试方法。 3、初步了解可编程器件设计的全过程。 二、实验要求: 1、采用原理图输入设计。 2、采用quartusii自带仿真工具进行波形仿真。 3、连线并下载程序到实验平台,进行硬件验证。 三、实验原理: 3-8译码器工作原理如下: 当一个选通端(G1) 为高电平,另两个选通端((G2A)和/(G2B) 为低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低电平译出。 3-8译码器的作用: 利用G1、 /(G2A)和/(G2B)可级联扩展成24线译码器;若外接-一个 反相器还可级联扩展成32线译码器。若将选通端中的一个作为数据输入端时,74LS138 还可作数据分配器。 四、实验过程及结果 1.根据译码器的原理,设计原理图,在quartus ii中画出原理图; 2.对原理图进行编译; 3.利用quartusii 自带的仿真软件进行仿真;
2021-04-08 20:30:35 182KB fpga
1
TURBO 码编译码器的MATLAB定点LOG-MAP算法实现代码;完整的仿真平台,可直接运行分析误码率性能,多个子函数+定点实现(LOG-MAP算法),可指导硬件实现!
2021-04-01 09:53:20 151KB turbo 3gpp lte log-map
1
本课程设计是为了让同学们了解学习数据结构的作用和意义。数据结构是计算机科学与技术专业的专业基础课,是十分重要的课程。所有的计算机系统软件和应用软件都要用到各种类型的数据结构。因此,想要更好地运用计算机来解决实际问题,仅仅掌握几门计算机程序设计语言是远远难以应付当前众多复杂的课题,想要有效地使用计算机,充分发挥它的性能,还必须学习和掌握好数据结构的有关知识,打好数据结构这门课的扎实基础,对于学习计算机专业其它的课程,如操作系统、软件工程、编译原理、数据库、人工智能等十分有益。
2021-03-31 22:44:49 60.53MB 课程设计 Huffman
1
使用C编写的基于QPP交织器的turbo编码及译码器。编码器出来的结果没有经过调制直接通过高斯白噪声信道(加入随机噪声),译码后的结果与编码前结果相同。开发环境是visual studio2010.
2021-03-26 10:53:42 1.22MB QPP turbo 编码 译码
1
74HC154译码器应用,仿真实例,现成调用封装使用,可运行的仿真电路图和调好的程序,开箱即用。适用于教学案例、毕业设计、电子设计比赛、出书项目实例,实际设计、个人DIY参考。 已调试好,proteus直接可以运行看效果
74LS138译码器应用,仿真实例,现成调用封装使用,可运行的仿真电路图和调好的程序,开箱即用。适用于教学案例、毕业设计、电子设计比赛、出书项目实例,实际设计、个人DIY参考。 已调试好,proteus直接可以运行看效果
高速卫星通信中LDPC编译码器的研究与FPGA实现
2021-03-14 17:03:42 3.04MB ldpc
1
近地通信系统中高速LDPC译码器的研究和实现
2021-03-14 17:03:39 2.85MB ldpc
1
卫星突发通信用LDPC编译码器的研究与实现
2021-03-14 17:03:39 5.4MB ldpc
1