文章说明了如何进行差分电路阻抗匹配。简单,易懂。很实用。
2024-04-07 22:37:41 941KB 阻抗匹配
1
高可靠性DC-DC开关电源的浪涌电流抑制电路设计pdf,本文通过分析Dc—Dc开关电源中浪涌电流形成的原因,介绍了目前广泛应用的各种浪涌电流抑制方案;并重点介绍了基于高端领域平台用Dc—Dc电源所采用的两种浪涌抑制电路设计,并通过试验结果验证了此两种电路设计方案的特点及有效性。
2024-04-07 20:09:16 403KB
1
集成电路芯片封装技术.
2024-04-07 16:35:36 20.98MB
1
介绍: 随着科技的不断进步,集成电路芯片封装技术已经成为现代电子工业中不可或缺的一部分。在考研复习中,了解和掌握集成电路芯片封装技术对于电子、通信、计算机等相关专业的考生来说非常重要。为了帮助考生更好地复习集成电路芯片封装技术,我们整理了一份详细的复习笔记PDF资源。该资源包含了集成电路芯片封装技术的概述、特点、设计流程、封装类型、材料、工艺流程、质量保证等方面的知识点,适合于考研复习和自我检测。 适用人群: 该资源适用于准备参加研究生考试的电子、通信、计算机等相关专业的考生。同时,对于正在学习集成电路芯片封装技术的大学生和相关领域的科研人员,也有一定的参考价值。 内容结构: 1.集成电路芯片封装技术概述 本部分主要介绍了集成电路芯片封装技术的定义、作用和发展历程。通过本部分的学习,可以了解集成电路芯片封装技术的基本概念和背景知识。 2.集成电路芯片封装技术的特点 本部分主要介绍了集成电路芯片封装技术的特点,包括小型化、高性能、低成本、高可靠性等。通过本部分的学习,可以了解集成电路芯片封装技术的优势和应用范围。 3.集成电路芯片封装设计流程 4.集成电路芯片封装类型 等等
2024-04-07 16:34:51 24.87MB 集成电路 封装
1
10K10、16位AD、1820温度采集、1打印专用、2003院电子竞赛、2005CCTVROBOT、2051流水灯、232通信电路、232通信电路_1、300M射频遥控电路、458通信、4X4动态扫描键盘、4X4键盘、51MCU下载线、51单片机最小系统、555延时关灯、61A板电路原理图、8人表决器、ADC0832、altra下载电缆、ARM7MP3、ARMPower、Atmega128、ATMEGA162、ATmega8最小系统板、AVR ISP下载电缆、AVRJTAG、AVR_KIT_MAINBOARD_v23_M2_OUT、AVR_OSD、AVR下载器、BH1417+2051、C2051红外遥控器、CCD_control_1、CLAADD8S、COM-RS232、common、datacollector、dds-huang1、DDS_FPGA、DDS_FPGA_OK、DS12887、FPGA-10K10单片机配置、FPGA下载线、Gpro--桂电烧、huangqin、huangqin_2007-11-20、I2C脉宽调制器、ICL7107、IDE-TO-USB、ISP下载线、
2024-04-06 15:33:52 16.74MB 文档资料
1
假设有一个PNP的三极管(硅管),一般都知道VEB>0.7V时会导通,那如果C极接3.3V如图所示,其会导通吗?导通后其E极的电压会是多少?B极的电压又是多少?
2024-04-05 06:23:58 30KB 电路分析 模拟电路 电子技术基础
1
射频(Radio Frequency)调试经验之谈
2024-04-03 12:54:34 159KB wifi调试 atheros
1
本文设计了一款以低功耗的单片机为核心控制系统的Dc-Dc升压方式的移动电源,各组成单元电路采用目前技术较为成熟的集成芯片,简化外围电路的设计。该设计性价比高,携带方便,操作简便,具备一定的兼容性,能为各种智能手机、MP3、MP4、数码相机等数码产品提供外置电源。
2024-04-02 22:24:36 73KB SN8P2711A 电源管理 技术应用
1
电信设备,服务器和数据中心的最新FPGA具有多个电源轨,需要正确排序才能安全地为这些系统上下供电。高可靠性DC-DC稳压器和FPGA电源管理的设计人员需要一种简单的方法来安全地放电大容量电容器,以避免损坏系统。FPGA电源排序最新在生成片上系统FPGA的过程中,它们可以提供十个独立的电源轨,为Vcore,存储器总线电源,I/O控制器,以太网等提供电源。如图1所示,每个电源轨由DC供电。直流转换器可调节3.3 V,2.5 V,1.8 V,0.9 V等所需的电压。为了给系统加电,遵循特定的顺序以确保安全操作并避免损坏系统。同样在系统关闭期间,电源序列的顺序相反,确保在下一个电源轨关闭之前禁用每个电源轨。该指令通过电源序列发生器芯片控制,该芯片可启用每个DC-DC稳压器,如图1所示。 图1:典型FPGA系统电源轨每个服务的供电。考虑存储在各种电源轨上的去耦电容中的电荷时会出现问题。例如,在0.9 V Vcore电源轨上,总去耦电容可以在10到20 mF的数量级,并且存储在电容器组中的剩余电荷需要在断电期间主动放电,在下一次电源关闭之前序列被禁用。这样可以避免违反掉电序列并保护FPGA系
2024-04-02 21:22:08 470KB FPGA 有源电容 放电电路
1
霍尔传感器-TLE5012BE1000-规格书-角度传感器中文资料,适合硬件电路设计开发人员使用。
2024-04-02 20:43:20 3.14MB 芯片资料 硬件电路
1