altera的FFT_ip核使用官方手册,全英文原版,非中文翻译版,看起来虽然有点吃力,但还是原版比较给力。
2021-08-02 16:52:19 1.65MB altera,FFT
1
介绍一种基于EDA技术实现ARINC429总线IP核的设计方法,并给出了在FPGA上的实现结果,以及该IP核在以PCI总线为主机接口的测试系统中的应用。与传统专用芯片相比,该IP核增加了单次或循环发送功能、深度触发主机中断接收,并可实现接收发送通道的多路扩展。经测试及实际应用证明该IP核功能设计高效合理,工作稳定可靠。
2021-07-30 11:55:37 24KB 自动测试系统
1
文件里面包含FPGA各种IP核的破解,需要注意的是要把里面的"HOST= "改成自己的网卡好,改好后进入FPGA的license setup页面找到该文件导入,会发现一系列的IP核破解成功,绝不吃亏。
2021-07-29 16:18:24 30KB FPGA IP核破解
1
内含自己使用过程中的笔记,包含配置界面的每个选项和参数的讲解,以及ip核的每个引脚的解释。笔者是参考了官方的product guide,以及各种网络资源而总结而成,部分引用标出了原博客来源。压缩包中还有官方给出的英文文档pg109,方便学习者查阅。
2021-07-28 15:26:30 1.42MB fpga vivado zynq fft
1
非常适合FPGA学习的资料,对于XIlinx公司的fpga内核了解非常有帮助
2021-07-27 11:15:35 139.25MB Xilinx FPGA IP
1
讲解了vivado中如何添加自定义IP核的过程,内容详细易读,适合初学者
2021-07-25 22:37:55 594KB FPGA vivado IP核
1
快速傅立叶变换(FFT)作为时域和频域转换的基本运算,是数字谱分析的必要前提。传统的FFT使用软件或DSP实现,高速处理时实时性较难满足。FPGA是直接由硬件实现的,其内部结构规则简单,通常可以容纳很多相同的运算单元,因此FPGA在作指定运算时,速度会远远高于通用的DSP芯片。FFT运算结构相对比较简单和固定,适于用FPGA进行硬件实现,并且能兼顾速度及灵活性。本文介绍了一种通用的可以在FPGA上实现32点FFT变换的方法。
2021-07-23 17:06:06 7.98MB fpga 傅里叶变换(
1
低通数字滤波器
2021-07-21 16:14:40 20.22MB FPGA FIR低通滤波器 ip核
1
学习ZYNQ必然会接触到DMA,本手册是Vivado DMA IP核的官方手册。
2021-07-14 11:00:04 1.12MB ZYNQ DMA
1
基于microblaze及fpga_ip核的16点fft的设计.pdf
2021-07-13 15:13:10 139KB FPGA 硬件技术 硬件开发 参考文献