数字频率计(EDA课程设计)实验方案报告 数字频率计 EDA课程设计用的 和开发箱结合用的
2021-06-08 14:02:58 165KB 数字频率计 EDA课程设计
文档是基于51单片机的数字频率计设计,能够实现基本的频率计功能,包含代码
2021-06-04 11:13:41 2.14MB 单片机 数字频率计 课设
1
对应multisim 模型文件 具体的实验指导书,详细原理分析在我的上传里也有 设计一个数显频率计。要求如下: 1. 测量频率采用 4 位 LED 数字码管显示。 2. 频率测量范围 1Hz~1MHz。 3. 分辨率: 1Hz。 4. 输入信号波形:正弦波、方波、三角波。 5. 输入信号幅度: 0.5~5V。 6. 量程选择:× 1、× 10、× 100 三档。
2021-06-03 18:41:03 796KB 数字频率计 multisim 仿真模型
1
数字频率计的vhdl程序,显示有四个档,通过不同的档可以显示不同频率的信号!
2021-06-03 18:30:21 287KB 数字频率计 vhdl
1
(1)频率测量范围10Hz~1MHz (2)量程自动转换,量程分为10KHz (1s) 、100KHz (0.1s) 、1MHz (10ms)三档。转换规则如下: 当读数大于9999时,频率计处于超量程状态,下一次测量时,量程自动增大一档;当读数小于0999时,频率计处于欠量程状态,下一次测量时,量程自动减小一档 (3)数据采用记忆显示方式,即计数过程中不显示数据,待计数过程结束以后,显示计数结果,并将此显示结果保持到下一次计数结束。 (4)用发光二极管显示量程
2021-06-03 14:56:19 652KB 数字频率计 VHDL
1
采用TMS320F2812 DSP芯片为控制单元,在无需任何门控器件控制的情况下,利用DSP 2812丰富的软件资源实现了等精度测量。根据每个门闸时间内高频标准脉冲的个数与已知被测信号的个数,求得被测信号频率,再通过多次平均得到最终结果。
2021-06-02 08:57:30 252KB DSP 数字频率计 集成电路 文章
1
利用STC15系列单片机测量100K~100MHZ的正弦波,幅值为10mv~2V。 课题研究目的: 本课题主要研究如何用单片机来设计数字频率计。因为在电子技术中, 频率的测量十分重要,这就要求频率计要不断的提高其测量的精度和速 度。在科技以日新月异的速度向前发展,经济全球一体化的社会中,简 洁、高效、经济成为人们办事的一大宗旨。在电子技术中这一点表现的 尤为突出,人们在设计电路时,都趋向于用竟可能少的硬件来实现,并 且尽力把以前由硬件实现的功能部分,通过软件来解决。因为软件实现 比硬件实现具有易修改的特点,如简单的修改几行源代码就比在印制电 路板上改变几条连线要容易的多,故基于微处理器的电路往往比传统的 电路设计具有更大的灵活性。 因为数字频率计是计算机、通讯设备、音频视频等科研生产领域必不可 少的测量仪器,所以频率的测量就显得更为重要。在数字电路中,频率 计属于时序电路,它主要由具有记忆功能的触发器构成。在计算机及各 种数字仪表中,都得到了广泛的应用。本课题采用的是直接测频式的频 率计,设计原理简单、电路稳定、测量精度高,大大的缩短了生产周 期。
2021-06-02 08:17:20 4.92MB STC单片机 频率计
1
基于51单片机的数字频率计设计(工程代码) 本设计是基于一款STC12C5A60S2的51单片机,用C语言编写的数字频率计,其中用到自带的AD转换器,包含代码
2021-06-01 22:25:56 58KB 数字频率计 STC12C5A60S2
1
采用测频法设计一个4位十进制数字显示的数字频率计,其测频的范围为1-9999HZ,设计的精度为1HZ,并能用4位数码管显示其频率。频率计有闸门电路,计数器和显示电路构成。
2021-05-31 20:02:05 157KB VHDL EDA技术
1
1.测量信号:方波 ;正弦波;三角波 2.测量频率范围: 1Hz~9999Hz 3.显示方式: 4位十进制数显示; 4.时基电路由 555 定时器组成多谐振荡器产生的时基信号,其脉冲宽度分别为:正脉冲 1s,负脉冲 0.25s; 5.当被测信号的频率超出测量范围时,报警.
1