实现功能:循环流,单向流,有间隔时间,全亮全灭
2021-11-11 09:16:57 98KB 流水灯
1
Xilinx ISE Design Suite 10.x FPGA开发指南.逻辑设计扫描版,分两个rar文件,共6个分卷,全部下载完后可以压缩
2021-11-04 22:34:03 38.98MB FPGA开发指南
1
1、利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真, 2、利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_COUNTER, 设计一个20bit的up_only COUNTER, 要求该COUNTER在FE0FA和FFFFF之间自动循环计数; 分析该COUNTER在EPM7128SLC84-7、EPM7128SLC84-10、和EPF10K70RC240-2、 EPF10K70RC240-4几种芯片中的最大工作频率; (仅EPF10K70RC240-4芯片,最大允许Clock频率下)。
2021-10-18 21:00:06 31KB pld
1
是学习数字电路与逻辑设计方面的绝佳资料!对组合逻辑电路中的中规模集成组合逻辑电路中常见的编码器、优先编码器、译码器等原理及分析步骤等做了详细的阐述。对数字电路的学习者实在是受益无穷!
2021-10-18 00:20:00 7.73MB 数字电路 课件 编码器 译码器
1
包括实验报告和PCB图,包含的实验有:实验1元件连线实现电路与逻辑图绘制、实验2版图设计(1)、实验3 组合逻辑表达式的逻辑电路实现、实验8 100进制加法计数器器件封装设计等
1
包含 PDF 文档: - 现代逻辑设计(第二版).[美]卡茨 (中文版) - Contemporary Logic Design (2004, Prentice Hall)-Randy H. Katz, Gaetano Borriello
2021-10-12 09:02:13 84.73MB 逻辑 电路 卡茨 教材
1
四位的ALU 数字逻辑设计报告 1.需求分析2.设计原理3.设计总体框图及流程4.实现和测试5.功能改进设想
1
西工大-数字逻辑设计-实验一.docx
2021-09-26 19:03:15 5.51MB 西工大 数字逻辑设计
1
西工大-数字逻辑设计-实验二.docx
2021-09-26 19:03:14 2.98MB 西工大 数字逻辑设计
1
西工大-数字逻辑设计-实验三.docx
2021-09-26 19:03:14 4.8MB 西工大 数字逻辑设计
1