EDA数字钟硬件实验VHDL代码
2021-11-19 09:04:50 1.43MB quartus EDA
1
这是我们课设做的数字钟的文件 有60、24计数器和分频器的VHDL语言设计,仅供同志们参考
2021-11-18 18:57:35 481KB 数字钟
1
单片机数字和日期显示,包含原理图,流程图,和短学期实践心得。
2021-11-18 18:01:51 151KB 单片机 数字钟显示 流程图 原理图
1
北京邮电大学2018年数字电路与逻辑设计实验,实验三:数字钟万年历,能够实现在LCD602上显示年月日星期十分秒,能够12/24小时进制转换,采用VHDL语言,quartus仿真,报告和工程都有了,非常全面!
2021-11-17 18:06:35 2.41MB 北邮 数字钟 万年历 VHDL
1
实现了时钟、分钟、秒钟分别计数,按键key0控制分钟加一,按键key1控制时钟加一,按键key3控制显示内容,请使用quartusII 11.0或以上版本打开 内附引脚配置图
2021-11-17 14:15:18 8.11MB VHDL
1
基于NIOSII处理器的数字钟设计(Verilog DHL 代码)
2021-11-13 14:56:19 370KB NIOSII,FPGA
1
数字逻辑 课程设计 VHDL 多功能数字钟 这个数字钟是我老师的设计,网上很难找到,但设计的很绝!已有设计报告 1、具有以二十四小时制计时、显示、整点报时、时间设置和闹钟的功能。 2、设计精度要求为1秒 (一)计时:正常工作状态下,每日按24h计时制计时并显示,蜂鸣器无声,逢整点报时。 (二)校时:在计时显示状态下,按下“set键”,进入“小时”校准状态,之后按下“k键”则进入“分”校准状态,继续按下“k键”则进入“秒复零”状态,第三次按下“k键”又恢复到正常计时显示状态。 (1)“小时”校准状态:在“小时”校准状态下,显示“小时”的数码管闪烁,并以1HZ的频率递增计数。 (2)“分”校准状态:在“分”校准状态下,显示“分”的数码管闪烁,并以1HZ的频率递增计数。 (3)“秒”校准状态:在“秒复零”状态下,显示“秒”的数码管闪烁,并以1HZ的频率递增计数。 (三)整点报时:蜂鸣器在“59”分钟的第“51”、“53”、“55”、“57”秒发频率为512HZ的低音,在“59”分钟的第“59”秒发频率为1024HZ的高音,结束时为整点。 (四)显示:要求采用扫描显示方式驱动6个LED数码管显示小时、分、秒。 (五)闹钟:闹钟定时时间到,蜂鸣器发出周期为1秒的“滴”、“滴”声,持续时间为60秒;闹钟定时显示。 (六)闹钟定时设置:在闹钟定时显示状态下,按下“set键”,进入闹钟的“时”设置状态,之后按下“k键”进入闹钟的“分”设置状态,继续按下“k键”,又恢复到闹钟定时显示状态。 (1)闹钟“小时”设置状态:在闹钟“小时”设置状态下,显示“小时”的数码管闪烁,并以4HZ的频率递增计数。 (2)闹钟“分”设置状态:在闹钟“分”设置状态下,显示“分”的数码管闪烁,并以4HZ的频率递增计数。
1
数字钟verilog程序及配置程序,实现了课本所有拓展功能,在DE0上面验证通过,想要在电子测试课程中拿满分的可以参考参考哦
2021-11-12 01:32:33 3.23MB 数字钟程序
1
DE0 数字钟 在de0开发板上可以直接运行,verilog代码编写
2021-11-12 01:28:04 1.7MB DE0 数字钟 verilog
1
多功能数字钟应该具有的功能有:显示时—分—秒、整点报时、小时和分钟可调等基本功能。整个钟表的工作应该是在1Hz信号的作用下进行,这样每来一个时钟信号,秒增加1秒,当秒从59秒跳转到00秒时,分钟增加1分,同时当分钟从59分跳转到00分时,小时增加1小时,小时的范围为0~23时。
2021-11-10 20:29:06 144KB 数字钟
1