JEDEC DDR3 SDRAM Unbuffered DIMM Design Specification
2021-09-21 15:50:10 2.05MB DDR3 UDIMM
1
FPGA板上外挂ddr3的测试程序,可以用于测试DDR3和FPGA的接口能否正常工作
2021-09-15 14:20:26 6.98MB VHDL FPGA DDR3
1
DDR3支持的 Thaiphoon Burner设计用于读取有用的SPD芯片信息,此外,它还可直接或在安全模式重写SPD。Thaiphoon Burner 目前支持下列芯片组:nVidia nForce2/3/4, SiS 96x, Intel PIIX4/ICHx, VIA VT82Cxxx/VT82xx。最新的版本与DDR-II SPD数据分析完全兼容。
2021-09-15 12:28:27 835KB 内存 spd 内存spd Thaiphoon
1
镁光的 MT41J256M16型DDR3介绍,里面包括DDR3详细的架构图,以及管脚分配,地址分配等内容
2021-09-13 09:35:17 2.88MB 镁光 DDR3
1
6678 DDR3 Partial Automatic Leveling 参数计算
2021-09-09 13:59:52 269KB dsp
1
写了简单的DDR3的MIG接口仲裁仿真工程,供初学者学习使用
2021-09-09 13:08:43 35.2MB Xilinx DDR3 MIG 仲裁仿真
Xilinx官网下载的7系列MIG手册,详细描述了DDR3控制器IP的设计方法以及如何使用vivado实现DDR3控制器的设计,提供详细的时序参考,
2021-09-09 11:09:45 13.74MB Xilinx DDR3 FPGA
1
ddr3_fifo.zip 把DDR3封装成FIFO进行读写。 代码采用单通道读写进行仿真测试 设计文档有双通道读写设计。
2021-09-08 17:59:04 45.48MB FPGA vivado DDR3 FIFO
1
IMX6Q+DDR3+EMMC核心板AD设计硬件原理图+PCB文件+DDR3设计技巧文档资料,12层板设计,板子大小为70x35mm,包括完整的原理图和PCB设计工程文件,可以用Altium(AD)软件打开或修改,可作为你产品设计的参考。 主要器件有: ERJ-2RKF1601X RES 1.6K OHM 1/10W 1% 0402 SMD FID_1MM_SMALL Fiducial 40mil Diameter, 52mil Mask FIRMWARE_iMX6_Rex_uBOOT 1.0iMX6_REX_uBOOT 1.0 GRM1555C1H561JA01D CAP CER 560PF 50V C0G 0402 GRM188R60G226MEA0L CAP CER 22UF 4V 20% X5R 0603 GRM21BR71H105KA12L CAP CER 1UF 50V X7R 0805 GRM31CR6YA106KA12L CAP CER 10UF 35V X5R 1206 IHLP2525CZER3R3M01 INDUCTOR POWER 3.3UH 6A SMD IHLP2525CZER4R7M01 INDUCTOR POWER 4.7UH 5.5A SMD ISL6236AIRZ IC MAIN PWR CTRLR QUAD 32-QFN KSZ9021RN IC TXRX 10/100/1000 SGL 48QFN LG L29K-G2J1-24-Z LED SMARTLED GREEN 570NM 0603 LO L29K-H2K1-24-Z LED SMARTLED ORANGE 606NM 0603 MCIMX6Q5EYM10AC IC MCU 32BIT ARM QUAD 624FCBGA MH_5MMC_2.2MMD Mounting Hole 5mm Diameter, 2.2mm Drill MIC33050-4YHL TR IC PWM REG 600mA 1.2V 12-MLF MT41J128M16HA-15E:D TRIC DDR3 SDRAM 2GBIT 667MHZ 96BGA PCB_iMX6_REX_V1I1 Printed Circuit Board QSH-030-01-L-D-A CONN RCPT HI-SPD .5MM 60POS DL RB751V-40-TP DIODE SCHTKY 30MA 30V SOD-323 RC0402FR-07120KL RES 120K OHM 1/16W 1% 0402 SMD RC0402FR-0712KL RES 12.0K OHM 1/16W 1% 0402 SMD DDR3设计技巧文档资料有: Altium-Designer-DDR分支等长设置方法.pdf Altium-Designer-蛇形等长布线和如何查看NET总长度.pdf DDR布局布线规则与实例.pdf 如何在AltiumDesigner中实现两片DDR等长走线.doc 用Altium-Designer实现DDR2的等长布线.doc
海思Hi3531芯片的uboot移植,含uboot移植、DDR3参数配置、uboot镜像下载和网络测试等4部分构成,内容包括SDK中的uboot源码解压到最终下载和测试全流程,实测可用。
2021-09-01 17:03:10 1.38MB uboot 嵌入式 hi3531 移植