简单方便,文件下,免安装,将文件拖入,即可编辑,博主也是网上下载的,主要为了大家方便才分享出来,大家也可以自行在网上找寻下载
2022-06-18 20:09:47 2.84MB HXD 16进制编辑
1
辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进制转换V2.1辅助软件 进
2022-06-17 09:10:04 82KB 辅助软件进制转换V2.1
进制转换程序设计1进制转换程序设计1
2022-06-15 21:04:20 166KB 文档资料
进制转换详细程序设计书
2022-06-15 21:04:19 137KB 文档资料
课程设计报告--汇编程序设计(进制转换)
2022-06-15 17:03:59 503KB 文档资料
针对任意进制(N进制)计数器的设计目的,采用反馈复零法对基于同步十进制计数器74LS160进行设计,分别采用异步清零法实现了6进制计数器和同步置数法实现7进制计数器的设计,通过应用EWB软件对所设计的电路进行仿真实验,仿真结果表明设计的计数器能实现所要求的N进制技术功能。最终得出采用反馈复零法可以实现进制计数器的结论。
2022-06-15 14:29:51 694KB  74LS160 EWB 异步清零法 同步置数法
1
二进制、八进制、十进制、十六进制之间转换 二进制、八进制、十进制、十六进制之间转换 一、 十进制与二进制之间的转换 (1) 十进制转换为二进制,分为整数部分和小数部分 整数部分 方法:除2取余法,即每次将整数部分除以2,余数为该位权上的数,而商继续除以2,余 数又为上一个位权上的数,这个步骤一直持续下去,直到商为0为止,最后读数时候,从 最后一个余数读起,一直到最前面的一个余数。下面举例: 例:将十进制的168转换为二进制 得出结果 将十进制的168转换为二进制,(10101000)2 分析:第一步,将168除以2,商84,余数为0。 第二步,将商84除以2,商42余数为0。 第三步,将商42除以2,商21余数为0。 第四步,将商21除以2,商10余数为1。 第五步,将商10除以2,商5余数为0。 第六步,将商5除以2,商2余数为1。 第七步,将商2除以2,商1余数为0。 第八步,将商1除以2,商0余数为1。 第九步,读数,因为最后一位是经过多次除以2才得到的,因此它是最高位,读数字从最 后的余数向前读,即10101000 (2) 小数部分 方法:乘2取整法,即将小数部分乘以2,然后取
2022-06-15 09:05:15 39KB 文档资料
通信原理课件:第12讲 理想数字频带传输:多进制传输.pdf
2022-06-11 09:05:44 984KB 通信原理
4进制加法计数器 VHDL 实验 4进制加法计数器 4进制加法计数器
2022-06-09 19:58:30 175KB 4进制加法计数器 VHDL
1
FPGA与数字系统设计:实验八 使用ECS绘制六十进制计数器.doc
2022-06-08 22:06:07 2.94MB fpga开发 文档资料