Mutisim源文件,包含1、全加器实验 (1)按照组合逻辑电路的一般设计步骤,用与非门、异或门实现一位全加器。 (2)用74×138和四输入的与非门实现的全加器 2、设计一个监测信号灯工作状态的逻辑电路,每一组信号灯由红、黄、绿三盏构成,其正常工作状态如图所示,其余状态为故障状态,故障状态时要发出报警信号。 用74LS151和74LS138组成8通道传输系统(简单电话程控系统)。
2021-05-25 18:54:01 373KB 数电电子电路 Multism 全加器 电话程控
1
第三部分 数字电路实验 1. 学习集成触发器构成计数器的方法。 2. 掌握中规模集成计数器的使用方法及功能测试方法。 3. 用集成电路计数器构成1/N分频器。
2021-05-25 10:36:23 80KB 第三部分 数字电路实验
1
数字电路实验交通灯,555计时器设计并实现一个简单的十字路口交通灯控制电路。具体要求:以4个红色指示灯、4个绿色指示灯和4个黄色指示灯模拟路口东西南北4个方向的红绿黄交通灯。控制这些灯,使它们安下列规律亮灭。 1.东西方向绿灯亮,南北方向红灯亮。东西方向通车,时间20秒; 2.东西方向黄灯闪烁,南北方向红灯亮,时间5秒。 3.东西方向红灯亮,南北方向绿灯亮。南北方向通车,时间20秒; 4.东西方向红灯亮,南北方向黄灯闪烁,时间5秒。 5.返回1,继续运行。 要求在仿真软件中设计并运行,或设计实际电路调试运行,提交设计报告电子档,设计报告要求包括:设计方案、电路原理图、测试表格、分析结果总结,实现结果展示(要求用仿真结果截图或者实测照片截图展示实现效果)
2021-05-22 12:23:26 292KB 数字电路实验 交通灯 实验报告
1
南京理工大学高频电路实验报告
2021-05-16 18:01:21 2.51MB 南京理工大学高频电路实验报告
此文件是可编程逻辑器件设置跑马灯程序实验报告,内容详实,有具体的步骤和程序源代码,并经过精心排版,希望对学习Verilog HDL的朋友提供帮助
2021-05-14 15:03:00 351KB Xilinx ISE 跑马灯程序 VerilogHDL
1
华中科技大学数字电路实验,包括:第四次实验:无符号数的除法器设计;第五次实验:多功能电子钟系统设计;第六次实验:斐波那契(Fibonacci)数列计算器设计
1
电压频率转换电路 实验报告 自己写的 比较详细的
2021-05-10 16:10:11 91KB 电压频率转换电路 实验报告
1
60秒的秒表数电仿真 时钟.ms12
2021-05-10 00:03:03 114KB 数字电路实验仿真
1
《电路与电子线路实验(Ⅲ)(硬件部分)》实验报告,也即数字电路实操部分实验报告。主要包括: ①门电路的逻辑功能; ②CMOS 组合电路的应用; ③集成计数器,共3个实验。 实验结果和波型图仅供参考,请勿照抄。
华中科技大学计算机学院,数字电路与逻辑设计,包括六次实验的工程文件:二进制加法器,实验室门禁系统,乘法器,除法器,多功能电子钟,斐波那契计算器。
1