具有闹钟功能的数字时钟电路的仿真实现,山东大学威海分校小学期课程!
2021-12-28 11:19:34 404KB 数字时钟 电路仿真 课程设计
1
个人数字逻辑课程设计作品,全部编译通过在实验板上可行,传上来分享一下,希望对大家有帮助。
2021-12-27 15:19:02 1.09MB vhdl 数字时钟 fpga
1
基于89c51的设计仿真,文件里面有报告,有仿真图,有hex文件。
2021-12-24 23:42:36 169KB 数字时钟 时钟 24小时
1
该特效是数字时钟,时间的显示很像手上的电子表,增加了设置闹铃的功能,配色很好看很逼真
2021-12-24 13:04:40 12KB 时钟 炫酷 前端特效
题目是老师要求的,然后自己做了一些扩展,把原本按键实现的功能,用触控屏幕来实现 **功能**:数字电压表、数字时钟、闹钟、电压预警、触控、触控校准、串口输出
2021-12-24 09:05:44 8.25MB stm32 单片机 课程设计 数字时钟
1
数电课程设计数字电子时钟内含多个模块 源文件,设计报告,打印图纸等资源应有尽有,稍有数电基础的童鞋均可快速上手
1
汇编语言实现的简单时钟程序,长驻内存,结构简洁,功能多样,逻辑清晰。
2021-12-22 15:21:42 1KB 时钟 第四次作业 汇编
1
用点阵屏做的电子时钟,有源码 仿真文件,很全。
2021-12-22 11:34:36 11.7MB 点阵屏 时钟
1
石英晶体振荡器产生的高频信号送到分频器,分频电路将高频信号分成1Hz的方波基准信号。秒脉冲发生器产生频率稳定性很高的秒脉冲,秒脉冲被送到六十进制秒计数器计数,将计数结果送至秒的个位和秒的十位的译码器,译码结果分别由两个七段数码管以十进制数形式显示出来。当秒六十进制计数器累计到第59秒时,若再来一个秒脉冲信号,秒十位计数器的清零信号就产生进位脉冲(分计数脉冲),同时,秒计数器的十位和个位都复位到零。分计数脉冲又被送到分六十进制计数器的个位计数,经译码电路译码后,数码管将显示相应的分数。当计数满59分59秒时,若再来一个秒脉冲,则分计数器便向时计数器送出时计数脉冲,同时,分、秒计数器均复位到零。时计数器是一个二十四进制计数器,当计数显示23时59分59秒时,若再来一个秒脉冲,则时、分、秒计数器都应回到零,并显示(00 00 00)表示已到达午夜零点,第二天开始继续计数。通过单刀双掷开关进入校时状态,分、时的电路里通过自动快速调整实现校时功能。利用组合逻辑和蜂鸣器等器件,构成整点报时电路达到设计要求。
2021-12-21 22:57:42 1.27MB 数字时钟 课程报告
1
时钟有三大功能 :显示,校验,闹钟~ 都已经测试实现,对学FPGA的很有帮助
2021-12-20 21:53:51 540KB spartan6 FPGA 数字时钟 NEXYS3
1