ASPNE-20程序设计案例教程完整版ppt全套教学教程最全最新.ppt
2022-06-09 17:01:04 6.75MB 计算机 互联网 文档 资源
AM462_PWM_4-20mA电流输出原理AM462_PWM_4-20mA电流输出原理
2022-06-09 16:44:28 566KB AM462电流
1
LVDS行业标准,TIA-EIA-644-A-2001;ANSI TIA/EIA-644 和IEEE1596.3-1996 定义了LVDS 接口标准。
2022-06-06 09:44:14 2.33MB LVDS TIA-EIA-644-A-20
1
Linux运维-6.集群-集群视频-5、Squid缓存、代理服务-20、Squid 反向代理、ACL访问控
2022-06-05 21:00:36 356.48MB linux 运维 音视频 缓存
Linux运维-云计算 基础全栈-020 系统管理-7.6 补全机制.mp4
2022-06-05 16:01:09 54.65MB linux 运维 云计算 文档资料
Linux运维-4.服务管理-002DHCP服务-2视频-020-介绍.avi
2022-06-02 18:01:11 75.96MB 音视频 linux 运维 文档资料
Linux运维-运维课程MP4频-05容器-20docker容器运行httpd服务.mp4
2022-06-02 18:00:50 21.16MB linux 运维 服务器
MAX12900是一款超低功耗,高集成度的4-20mA传感器变送器,该器件采用PWM输入来调整环路电流,可以省去传统方案中用于设置环路电流的DAC,两路PWM输入分别用于粗调和细调,可以实现高达16位的电流分辨率,器件内部的低温漂模块可以确保在整个工作温度范围具有非常低的温漂,因此利用MAX12900实现的解决方案具有超高的电流输出精度以及超低的温度飘移。
2022-05-23 22:21:57 386KB PWM发生器 变送器 文章 技术应用
1
Zybo Z7-20基本Linux设计 为Vivado创建2017.4 该项目是Digilent用于Zybo Z7-20 Petalinux项目的内部项目。 您可以随意使用它,但是我们的Wiki上没有对此进行记录。 已知的问题 通常,处理系统IP内核会在FCLK信号上推断出BUFG。 由于某些原因,这仅在FCLK 0时才发生。 FCLK2似乎在实现过程中添加了BUFG,因此它不会对该网络造成任何问题,但是FCLK 1被作为普通信号路由(不在全局时钟网络上)。 这会导致极长的构建时间,并且无法满足时序要求。 当前的解决方法是使用util_ds_buf IP内核在FCLK1上手动插入BUFG。
2022-05-23 11:04:49 42.53MB VHDL
1