关于傅里叶变换,这么一个神奇的变换,其基本原理和应用在教科书、网络上漫天飞舞,这里就不赘述了,以免有凑字数的嫌疑。前面的例子我们已经使用Matlab和Vivado的FFT IP核进行了初步的验证,掌握的FFT/IFFT IP核的脾气,那么接下来我们要玩点真的了,基于我们STAR/SF-AT7板采集到的MT9V034图像,我们要进行每个行的FFT和IFFT变换,当然,生成的FFT结果我们可以进行必要的滤波,然后再进行IFFT查看滤波效果。
2024-03-01 09:58:10 564KB FPGA FFT滤波处理
1
随着科学技术的不断发展,工业生产也逐渐由人力向机器自动化转变。机器视觉检测系统作为工业自动化领域的重要分支之一,其结构可分为图像采集系统以及机械系统。其中图像采集系统所采集到的图像质量会直接影响着检测的效率与质量,目前国外在这个方面的研究较多,国内在这些方面的研究和国外相比还有一定的差距。为了提升图像采集系统的应用范围以及精确度,本课题设计了以FPGA为控制核心的图像采集系统。本实验室原有的图像采集系统多针对非接触式测量设计,且采用的都是黑白线阵CCD,因而在扫描方面的使用范围上就有诸多的限制。故本文的目的是设计一种以彩色线阵CCD作为图像传感器的图像采集系统。该系统不仅能应用于非接触式测量,还能用于诸多的扫描检测场景中。在系统设计过程中,首先设计了系统的整体方案,并将整个系统划分为图像采集模块、数模转换模块、主控模块、电源模块以及数据输出模块。在分析每个模块的具体需求的基础上,对主要芯片进行了选型,如采用TCD2252D作为图像传感器,AD9822作为AD转换芯片,EP4CE6E22C8N作为主控芯片。此后,根据元器件的特性以及电路原理对各个模块的具体电路进行了设计,并根据PCB的设计原则以及元器件的封装信息设计并制作了系统的电路板。软件方面,在Quartus II环境下,使用Verilog HDL语言编写了CCD驱动、AD驱动、AD配置,并对FIFO进行了配置,使用modelsim对系统软件进行了仿真调试。通过硬件及软件的设计,基本完成了图像采集系统的设计。将系统软件下载到电路板中,用示波器观察到了稳定的输出信号,说明本系统的软硬件设计无误,系统能够稳定的工作,达到了设计目的。
2024-03-01 09:51:52 2.48MB FPGA 图像采集
1
设计了一种支持IEEE754浮点标准的32位高速流水线结构浮点乘法器。该乘法器采用新型的基4布思算法,改进的4:2压缩结构和部分积求和电路,完成Carry Save形式的部分积压缩,再由Carry Look-ahead加法器求得乘积。时序仿真结果表明该乘法器可稳定运行在80M的频率上,并已成功运用在浮点FFT处理器中。
2024-03-01 09:47:26 407KB FPGA
1
文章设计了一种基于FPGA的瓦斯浓度模糊控制系统,详细介绍了模糊控制算法以及该系统模糊控制规则的建立,并利用FPGA实现了模糊系统的控制,相对于传统的控制手段,该系统具有控制精度高、滞后性小的优点。
2024-02-26 18:19:29 592KB 行业研究
1
《DESIGN FOR EMBEDDED IMAGE PROCESSING ON FPGAS》详细介绍了fpga(field programmable gatearray,现场可编程门阵列)这种新型可编程电子器件的特点,对fpga的各种编程语言的发展历程进行了回顾,并针对嵌入式图像处理系统的特点和应用背景,详细介绍了如何利用fpga的硬件并行性特点研制开发高性能嵌入式图像处理系统。作者还结合自己的经验,介绍了研制开发基于fpga的嵌入式图像处理系统所需要的正确思路以及许多实用性技巧,并给出了许多图像处理算法在fpga上的具体实现方法以及多个基于fpga实现嵌入式图像处理系统的应用实例。
2024-01-22 18:07:48 27.4MB
1
0 引言   现代电子战环境日趋复杂,信号日趋密集,新体制雷达不断出现,雷达信号的各个参数以各种规律变化,因而从密集复杂的信号环境中分选和识别各种新体制雷达信号就成了电子战信号处理的一大难题。为了满足电子支援措施(ESM)实时信号分选的需要,对处理器的处理时间提出了较高的要求:不仅要求处理器的硬件结构具有良好的设计和可不断优化的空间,而且要求器件有较高的集成性,这些已成为不可忽视的因素。经过对相关器件的深入分析和研究,本文采用高速现场可编程门阵列器件(FPGA)替代中小规模集成芯片来设计三参数关联比较器,从而实现预分选器设计。   1 基于关联比较器的信号预分选原理   关联比较器技术对
2024-01-11 17:10:57 439KB
1
vivado2018.3工程,设计中采用DDS 和FIR IP核,调制模块和解调模块单独分开在同一个工程,分别做有仿真,附带MATLAB配置FIR滤波器系数截图
2024-01-06 13:54:56 71.68MB matlab fpga开发
1
基于FPGA的高精度积分器系统设计.pdf
2023-12-26 19:22:13 13.3MB
1
本文基于高性能FPGA(Altera的Stratix II系列)详细介绍了一种数字波束形成器(DBF)、动目标检测器(MTD)和恒虚警检测器(CFAR)的单芯片集成设计方案,最后对其性能特性和改进方向做了初步的分析讨论,以满足更高性能要求时的设计实现。
1
基于FPGA的SATA主机端控制器的设计
2023-12-08 17:09:22 6.53MB fpga开发 sata
1