根据对YOLOv2网络的分析,除路由层外,大部分层都是串行处理的。路由层可以通过预先设置一个特定的地址来实现。 从加速器的角度来看,需要做的工作就是按顺序与内存进行交互(读取内存数据,处理数据,然后写回内存数据)。由于输入和输出的数据量非常大,为了重用数据和减少内存访问次数,总是采用循环平铺技术,将卷积循环R、C、M、N平铺到Tr、Tc、Tm、Tn[8] . 文件中有详细说明和相关论文参考
2023-07-24 22:57:28 38.53MB fpga开发 软件/插件
1
基于yolov3tiny 的FPGA 逻辑实现,在ZYNQ7100上完全验证,纯RTL资源,可移植,可验证,可仿真。 如有需要可通过csdn直接私信账号HQMI_@126.com 或者 咸鱼账号 “廿九猫猫”私信我都可以,收到后会第一时间回复。
2023-07-09 23:37:14 93KB fpga开发
1
将肤色从外界环境中提取出。在肤色识别算法中,常用YCbCr颜色空间(亮度、蓝色、红色分量),因为肤色在 YCbCr 空间受亮度信息的影响较小,从而肤色类聚性好,由此,在Ycbcr空间基础上,我们用**人工阈值法**将肤色与非肤色区域分开,最终形成**二值图像**,实现肤色的提取。
2023-07-03 21:14:01 75.39MB fpga开发 软件/插件 图像处理
1
工程是用国产京微齐力的HMEP1P060板子做的,可以做移植,只需要在quartus或者vivdo建立工程,把代码放进去综合即可。(除了源码工程,还有字符提取软件) 工程讲解:https://blog.csdn.net/weixin_46423500/article/details/124349430 FPGA模块: 顶层模块:JWQL_oled_v2_top 屏幕清除模块:Oled_Clear IIC驱动模块:I2C_Master 屏幕全亮模块:Oled_On 显示控制模块:Oled_Show_control 信息缓存区模块:font_data
2023-07-03 13:05:43 14.79MB fpga开发 oled 京微齐力
4路组cache,verilog实现
2023-06-19 11:12:37 4KB fpga开发 cache verilog 存储
1
现代计算机与通讯系统电子设备中广泛使用了数字信号处理专用集成电路,它们主要 用于数字信号传输中所必需的滤波、变换、加密、解密、编码、解码、纠检错、压缩、解 压缩等操作。这些处理工作从本质上说都是数学运算。从原则上讲,它们完全可以用计算 机或微处理器来完成。这就是为什么我们常用C、Pascal 或汇编语言来编写程序,以研究 算法的合理性和有效性的道理。
2023-06-07 22:20:39 15KB FPGA
1
代码实现ddr3功能,并非控制器功能
2023-05-23 19:10:36 458KB fpga开发 ddr3
1
本资源是紫光同创 Logos 系列 FPGA 平台 RGMII 与 GMII 桥接模块源代码,使用 GTP_ISERDES 和 GTP_OSERDES 原语和输入输出 BUF 实现,GTP_ISERDES 和 GTP_OSERDES 均配置为 DDR 模式,可用于千兆以太网通信中实现双倍数据速率。
2023-05-18 21:31:21 2KB fpga开发
1
最近学习总结,近两个月的文献阅读以及理解,现将其总结如下:本文将阐述JESD204B协议、Xilinx 7系GT口底层结构及实现,挂于此一为电子网盘,二为分享交流。
2023-05-11 17:35:34 2.26MB fpga开发 jesd204b vivado
1
基于verilog编程实现的2048点FFT实现不使用IP核,
2023-04-22 21:30:11 65KB tcp/ip 综合资源 fpga开发 网络协议