CMOS低压差线性稳压器【王忆何乐年】
2022-08-21 18:04:03 14.15MB 模拟IC
1
CMOS混合信号电路设计
2022-08-21 18:04:02 14MB 模拟IC
1
利用Cadence软件设计并求其VTC转移特性曲线; 2. 利用VTC转移特性曲线分别求CMOS、NMOS反相器噪声容限
2022-08-16 17:00:42 637KB 数字集成 cadence mos
1
CMOS系列.Lib 封装库
2022-08-12 22:50:43 102KB dxp
1
时代发展,技术进步。数码相机的各种新技术层出不穷,导致消费者面对厂家宣传或者是相机参数列表中的一些专业词汇,一般都会感到非常难于理解,以致影响到购机前的判断。所以我们数码相机频道特撰写“拒绝专业术语”系列文章,力求用通俗易懂的文字为各位网友解释常见又不太易懂的数码相机技术专业术语,让大家在购机前能清楚明白相关技术。
2022-08-11 16:15:28 149KB CMOS传感器
1
AMI_Aptio_V_5.12全集,2019.2.21发布。 在CSDN找了半开,一个公开的刷机程序,为何都要那么高的下载分,有些过份了。在网上找了一份,传上来供新人下载吧...
2022-08-07 21:59:46 3.43MB AFUWIN Aptio AMI CMOS
1
一种改进型的CMOS电荷泵电路,朱翔,陈星弼,本文提出一种改进型的CMOS电荷泵电路结构。在传统的电荷泵电路基础上,本文采用了后级反馈控制结构和预充电结构。理论分析表明,��
2022-08-03 09:18:01 261KB 电荷泵电路 电压增益 初态建立时间
1
Precision Temperature Sensors in CMOS Technology
2022-08-01 17:06:55 4.39MB sensor
1
设计了一种基于TowerJazz 180 nm CMOS工艺的低抖动集成锁相环芯片。分别从鉴频鉴相器(PFD)、电荷泵(CP)、压控振荡器(VCO)、环路滤波器(LPF)等多个环路模块分析介绍了减小输出时钟抖动的方法和具体电路实现。采用Cadence仿真软件对整个电路进行仿真,后仿真结果表明该锁相环芯片性能指标良好:工作电压1.8 V,调频范围为1.24~2.95 GHz,输出时钟中心频率为2.56 GHz,锁定时间小于2 μs,相位抖动约为1.7 ps。
1
提出了一种结构简单新颖的高性能曲率补偿带隙电压基准源。电路设计中没有采用典型结构中的差分放大器,而是采用负反馈技术实现电压箝位,简化了电路结构;输出部分采用调节型共源共栅结构,保证了高的电源抑制比。整个电路采用SMIC0.18μm标准CMOS工艺实现,并用HSPICE进行仿真,结果表明所设计的电路在-45℃~125℃范围内的温度系数为12.9×10-6/℃,频率为10Hz时的电源抑制比为67.2dB。该结构可应用于高速模数转换器的设计中。
2022-07-20 11:56:30 79KB 自然科学 论文
1