逻辑静态时序分析
2021-06-08 09:01:26 159KB 逻辑静态时序分析
1
针对微博信息噪音大,新颖度难以判断的问题,在动量模型的基础上进行优化,提出基于逐步分析的微博突发话题检测方法。动量时间序列分别对信号频域分析理论和股票趋势分析理论进行建模,分析特征的频域特性来识别重复伪随机特征,分析特征的新颖程度来识别间歇性伪突发特征,合并过滤后微博数据实验表明,该方法有效提高了突发话题检测的准确率和F值。
2021-06-03 23:06:48 327KB 突发话题; 微博; 突发特征; 时序分析
1
静态时序分析的基本概念和目的.pdf
2021-05-31 13:02:07 918KB 时序分析 基本概念
1
时钟到输出延时 时钟到输出延时:从时钟信号有效沿到数据有效的时间间隔。 tCO = Clock Delay + MicrotCO + Data Delay tCO (Clock to output delay) : The maximum time required to obtain a valid output at an output pin that is fed by a register after a clock signal transition on an input pin that clocks the register. This time always represents an external pin-to-pin delay. tCO = + + tCO slack = -
2021-05-24 20:39:04 1.67MB 逻辑时序约束
1
正点原子FPGA静态时序分析与时序约束_V1.0
2021-05-21 13:46:49 3.3MB 时序分析
1
03年到19年第一季度分季度的数据,13年之前只有传统汽车的销量,13年之后是传统汽车+新能源汽车的销量,需要预测未来三期传统汽车的销量
2021-05-20 17:00:48 18KB 时序分析
1
介绍了数字集成电路设计中静态时序分析(Static Timing Analysis)和形式验证(Formal Verification)的一般方法和流程。这两项技术提高了时序分析和验证的速度,在一定程度上缩短了数字电路设计的周期。本文使用Synopsys公司的PrimeTime 进行静态时序分析,用Formality 进行形式验证。由于它们都是基于Tcl(Tool Command Language)的工具,本文对Tcl 也作了简单的介绍。
2021-05-17 20:35:24 455KB pt primet 时序分析 Verilo
1
内容简要,设计布图布局布线、静态时序分析、LINUX命令、物理单元(physical cell)。是进入芯片后端领域的入门级文档。全文27页。谢谢使用!
1
1.Synplify工具使用指南  2.华为小数分频  3.coding style  4.FPGA技巧Xilinx  5.华为Verilog约束 6.VerilogHDL华为入门教程 7.Verilog典型电路设计 8.VHDL设计风格和实现 9.华为_大规模逻辑设计指导书 10.华为FPGA设计规范 11.华为FPGA设计流程指南 12.华为面经 13.华为同步电路设计规范 14.静态时序分析与逻辑 15.是中投传技术白皮书 16.硬件工程师手册
2021-05-14 23:17:52 7.65MB 华为 fpga 时序分析 Synplify
1
用visio画时序分析波形图,下载后只要在这个visio文件里复制、粘贴、编辑下就能用了,很方便。
2021-05-13 18:03:27 176KB visio timing