《VHDL硬件描述语言与数字逻辑电路设计》(西电版).pdf 侯伯亨 顾新 编著
2021-07-05 23:29:47 18.45MB VHDL 硬件描述语言 数字逻辑电路设计
1
实验报告+Multisim文件(两个)
2021-06-08 18:04:03 729KB 数字逻辑电路
1
实验报告+Multisim文件(两个)
2021-06-08 18:04:03 894KB 数字逻辑电路
1
内含multisim仿真电路图(源文件)以及相对应的实验报告(20多页),文件可运行,文档内容详实。
2021-06-08 16:00:02 2.48MB 数字逻辑电路 24s 倒计时器
1
本文是为在病人紧急需要时能迅速进行救治的八路病房呼叫系统,实现医护人员更智能地监护病人的情况。优点特色在于可以设立呼叫优先等级而不只是病人呼叫。以及有简易的延时功能。因此当有多个病人同时呼叫时,医护人员可以选择抢救最危急的病人。纯数字电路搭建,具有优先级功能
2021-06-07 15:07:21 6.36MB 数字逻辑电路
1
本次设计中数字钟基于纯数字逻辑电路,包括振荡器、分频器、计数器、译码器、显示器等基本部分,每个部分都能实现功能。
2021-06-06 14:17:09 497KB 数字钟
1
一、课程设计的内容 设计一个五路呼叫器。 二、课程设计的要求与数据 设计要求包括: 1. 五个按键模拟五个呼叫源,每个呼叫源对应设置一个指示灯; 2. 当有一个按键按下时,由数码管显示呼叫源号码,同时对应指示灯闪烁; 3. 当有多个呼叫同时发生时,除了对应指示灯闪烁外,按优先级顺序由数码管显示多 个呼叫源号码。5号呼叫源优先级最高,按顺序1号呼叫源优先级最低。 三、课程设计应完成的工作 1、解读五路呼叫器所需实现的功能,制定功能框图; 2、查找合适的芯片; 3、根据题目要求设计电路; 4、使用Multisim软件进行画图、模拟仿真运行。 5、完成实验要求,向任课老师答辩; 6、按要求撰写课程设计报告,包含必要的文件和文档。
2021-06-05 21:24:06 725KB 课设实验 数字逻辑电路
1
数电复习相关的,加油哦。
2021-06-03 18:04:59 10MB 数字逻辑电路
1
数字电路课程设计的报告,包括部分代码和截图 设计目的 学会应用数字方法设计电路 进一步提高maxplus2软件的应用能力 培养学生实践的综合实力 二、设计方案 用maxplus2软件设计多功能数字钟,采用层次化的设计方法,底层使用VHDL语言设计各模块的功能,然后使用画图方法设计顶层。 设计中包括计时,校时,整点闹铃,闹钟4大模块 计时模块:用VHDL语言设计24进制计时、60进制计分、60进制计秒模块,秒的进位为分的计数脉冲,分的进位为时的计数脉冲,按键MM选择六选一多路选择器动态输出,频率设定为256hz,然后将二进制转为七段显示码动态显示 校时模块:因为SA.SB.SC是产生抖动,所以用频率64HZ的D触发器消除抖动,当按键时,通过二选一选择4HZ频率调节。Sa键按下时计时器就会迅速递增以调节为所需时间,SB键按下则是计分器迅速递增并调节,SC键时清零秒位。 整点闹时:当59分50秒时开始闹时,按键sin选择alart模块,当时间为59分50.52.54.56.58秒时,报时频率为512HZ,00:00时为1024HZ 闹钟模块:按键MC选择settime模块,然后MA.MB按键选择设定时分闹钟时间,按键set选择compare模块比较时间和设定时间的时。分闹时,闹钟时间为1分钟、 分频模块:用一个11位二进制,在时钟信号clk下,逐渐递增,根据原理可知,此二进制的每一位均可代表不同频率,在本次设计中,用到的是1hz,4hz,64hz,512hz,1024hz,所以输出只需要二进制的0,2,6,9,10位
2021-05-23 22:35:44 426KB 数字逻辑电路,闹钟
1
用maxplus2设计的电子钟,包含闹钟等模块,用动态扫描完成,希望对大家有用。
1