BPSK 调制在数字通信系统中是一种极重要的调制方式,它的抗干扰噪声性能及通频带的利用率均优先于 ASK 移幅键控和 FSK 移频键控。因此,PSK 技术在中、高速数据传输中得到了十分广泛的应用。
2025-05-22 08:27:28 47.53MB FPGA BPSK
1
假设载波频率为fc (单位:Hz), 码元传输速率为RB(单位:Baud),码元持续时间为Ts(单位:s), (1)产生长度为100的随机二进制码元序列。 (2)若fc = 10RB,画出采样率为100Sample/Ts(即100个样点/码元持续时间)的BPSK调制波形(前10个码元)及其功率谱。 (3)相干解调时假设收发载波频率相同均为fc = 10RB,初相位均为0,画出x(t)的波形,假设低通滤波器的冲激响应为连续10个1(其余为0),或连续12个1(其余为0),分别画出两种滤波器下的y(t)及判决输出(前10个码元)。 (4)相干解调时假设收发载波频率相同均为fc = 10RB,发端初相为0,接收端初相位为π,画出x(t)的波形,假设低通滤波器的冲激响应为连续10个1(其余为0),画出此滤波器下的y(t)及判决输出(前10个码元)。 (5) 若发送载波频率不变仍为fc = 10RB,接收载波频率为 10.05RB,初相位均为0,画出x(t)的波形;假设低通滤波器的冲激响应为连续10个1(其余为0),画出此滤波器下的y(t),及判决输出(前10个码元)。 (6)采用DPSK及延时
2025-04-23 11:07:37 111KB matlab bpsk
1
基于AD9361的BPSK调制解调器演示:位同步、误码率测试与零中频架构实践,附Verilog代码,基于AD9361软件无线电平台的BPSK调制解调器与误码率测试Demo:零中频架构与FPGA驱动实现,基于AD9361的BPSK调制解调器、位同步、误码率测试demo。 零中频架构,适用于AD9361等软件无线电平台,带AD9361纯逻辑FPGA驱动,verilog代码,Vivado 2019.1工程。 本产品为代码 ,基于AD9361的BPSK调制解调器; 位同步; 误码率测试demo; 零中频架构; 软件无线电平台; AD9361纯逻辑FPGA驱动; verilog代码; Vivado 2019.1工程。,基于AD9361的BPSK调制解调器Demo:零中频纯逻辑FPGA驱动,支持位同步和误码率测试(Verilog代码)
2025-04-05 16:29:22 7.55MB gulp
1
信息先调制成BPSK信号,之后讲BPSK信号模拟相位调制的方式加调到中频信号上 本程序模拟从中频上模拟相位解调得到BPSK信号
2023-01-16 00:49:25 1KB BPSK 调制 matlab
1
有关于OFDM系统的在AWGN信道下(BPSK调制)的信噪比分析
2022-11-21 17:21:03 4KB BPSK
1
matlab的bpsk调制解调设计,同时生成在FPGA设计相关模块比如升余弦,低通等模块时需要的滤波器系数,包括解调器激励信号的生成
2022-11-17 22:15:53 14KB FPGA MATLAB BPSK MODELSIM
1
这个是关于BPSK信号的产生及相应的波形的分析的代码
2022-11-05 19:43:13 2KB bpsk
1
m=length(connections);%移位寄存器的级数 %其他位等于前边的寄存器值加上连接值乘寄存器最后一位 end registers=new_reg_cont; seq(i)=registers(m);%经过一次循环寄存器输出一位得到m序列的其他位
2022-10-15 19:00:14 14KB BPSK
1
以下是 OFDM 调制的文件。 我在哪里使用了 BPSK 调制并显示了使用 OFDM 时 BER 的降低。 该项目是在Umass Dartmouth的Dayalan Kasilingam博士的指导下作为课程项目完成的。
2022-08-12 23:51:28 4KB matlab
1
matlab仿真实现bpsk调制 仅供学习参考
2022-06-23 23:07:02 2KB matlab BPSK 调制解调
1