课程设计要求
1、设计平台:quartus II+HH-SOPC-EP1C12 EDA/SOPC实验开发平台
2、设计方法:利用VHDL代码和/或原理图方法,采用层次化的方法进行设计(至少二层结构)。(功能分解)
3、结果验证:在实验开发平台上下载,验证设计的正确性,模块也需要仿真验证,给出仿真波形。
4、设计报告: A4纸打印,统一封面,封面格式见附件,简单装订。
课程设计题目
题目:多功能数字钟的设计与实现
1.能进行正常的时、分、秒计时,分别用6个七段数码管动态扫描显示时、分、秒。时时-分分-秒秒
2.利用按键开关快速调整时间(校准):时、分
3.通过按键开关设定闹铃时间,到了设定时间发出闹铃提示音,提示音长度为1分钟
4.通过按键开关设定倒计时的时间,通过开关启动/暂停倒计时,倒计时为0时发出提示音,提示音长度为1分钟
5.整点报时:
在59分50、52、54、56、58秒时按500Hz频率报时
在59分60秒时用1KHz的频率作最后一声整点报时
2022-02-09 09:05:42
588KB
硬件
VHDL
1