三叶草双9038PRO解码器屏幕控制板STM32程序 亲自用J-link备份恢复保证绝工作正常。建议用J-link进行恢复。祝大家成功!! 芯片型号:STM32F030k6t6 J-link使用教程请各位自行百度科普。 题外话:本人解码器因为整KT120推挽胆后级高压线滑落机壳,电脑和解码一起归西,解码检查后发现屏幕MCU挂了导致短路,拆下故障芯片无短路,供电正常。于是联系卖家买了芯片(65元),卖家发了一片故障的过来,能写入程序读取程序,就是不工作无显示。用ST-link读取不全,之后购买了J-link和新芯片,反复做测试确认卖家发的芯片是坏的。换新芯片一次刷成功开机。 上传了多个固件文件,如不成功请试别的文件。
2024-04-22 14:18:51 61KB stm32
1
【代码升级】【iCore3 双核心板】例程二十八:FSMC实验——读写FPGA-附件资源
2023-11-29 15:45:20 106B
1
双核心校园网.pkt
2022-12-14 11:04:14 135KB 加油
1
欢迎下载研华科技主题白皮书: 【深度剖析】研华多核异构ARM核心板之机器视觉应用案例 [摘要] TI Sitara系列AM5718/5728是采用ARM+DSP多核异构架构,可以实现图像采集、算法处理、显示、控制等功能,具有实时控制、低功耗、多标准工业控制网络互联、工业人机界面的优化、2D/3D图形处理、1080 HD的高清视频应用、工业控制设备的小型化等特点。广泛应用在机器视觉、工业通讯、汽车多媒体、医疗影像、工厂自动化、工业物联网等领域。 https://www.eefocus.com/resource/advantech/index.php?act=detail&item=1500 该iCore2 双核心板基于ARM和 FPGA 强强联手。 arm采用 stm32f103vet6, fpga 采用 ep4ce10f17, 板载 1M SRAM , 16M 32位 SDRAM , 尺寸很小,仅仅 5.5 x 6.3(银**的 2/3大小),具体指标请参考手册。该iCore2 ARM FPGA 双核心板集成度高,内置资源丰富,外扩 I/O 也挺多,适合做前期验证,如果开发非标设备,用这个也能省很多事。 iCore2 ARM FPGA 双核心板资源介绍: 可能感兴趣的项目设计: 资料分享 iCore3(STM32F407 + FPGA)双核心工控板(原理图、手册、ARM 例程包、FPGA 例程包等),资料下载链接:https://www.cirmall.com/circuit/4991/ iCore2 双核心板具体资源配置如下: 附件资料截图:
2022-08-02 11:09:32 3.87MB icore2 ep4ce10f17 电路方案
1
欢迎下载研华科技主题白皮书:【深度剖析】研华多核异构ARM核心板之机器视觉应用案例 [摘要] TI Sitara系列AM5718/5728是采用ARM+DSP多核异构架构,可以实现图像采集、算法处理、显示、控制等功能,具有实时控制、低功耗、多标准工业控制网络互联、工业人机界面的优化、2D/3D图形处理、1080 HD的高清视频应用、工业控制设备的小型化等特点。广泛应用在机器视觉、工业通讯、汽车多媒体、医疗影像、工厂自动化、工业物联网等领域。 https://www.eefocus.com/resource/advantech/index.php?act=detail&item=1500 继电路城网友分享的iCore3双核新板设计资料(下载链接:https://www.cirmall.com/circuit/4991/detail?3),这份资料iCore2 ARM FPGA 双核心板设计资料可能有些老旧了。不管怎么样,还是分享给需要的人吧。 iCore2 ARM FPGA 双核心板实物购买链接:https://item.taobao.com/item.htm?id=20889895095 先来简单介绍下小身板,大智慧!iCore2 ARM FPGA 双核心板: iCore2是一款包含ARM / FPGA两大利器的双核心板。arm 和 FPGA 双核心, arm采用 stm32f103vet6, fpga 采用 ep4ce10f17, 板载 1M SRAM , 16M 32位 SDRAM , 尺寸很小,仅仅 5.5 x 6.3(银行卡的 2/3大小),具体指标请参考手册!。iCore2分别将ARM、FPGA作为主处理器和协处理器,通过并行总线将其有机结合在一起,完成并行事件处理,使其优势互补、协同工作,更能发挥嵌入式系统中两种不同核心器件的优势。 iCore2 ARM FPGA 双核心板实物截图: 配置: 附件内容包括: 原理图及手册 ARM 测试工程 虚拟U盘代码 FSMC 读写 FPGA测试工程 引脚配置TCL 文件 见截图:
2022-08-02 11:04:23 4.01MB icore2 电路方案
1
双核心拓扑实现 特点:双核心起到了两个效果, 一是冗余备份,另一个 是负载均衡 F0/1 F0/2 F0/2 F0/2 F0/2 F0/1 F0/1 F0/1 F0/3 F0/3 F0/4 F0/4 RG-S35A RG-S35B RG-S21A RG-S21B V10 V20 V30 V40 V10 V20 V30 V40 internet
2022-05-14 10:34:24 9.04MB mstp vrrp
1
校园网双核心(MSTP+VRRP)的拓扑实现和配置实例.ppt
2022-01-24 22:46:05 9.04MB mstp vrrp
1
双核心拓扑实现(cont.) 接入交换机 RG-S2150G STAR-S4909 或RG-S6506 数据中心 Cisco 2600 ● ● ● ● ● ● STAR-S4909 或RG-S6506 接入交换机 RG-S2150G 接入交换机 RG-S2150G 接入交换机 RG-S2150G 说明:中国工商银行北京分行,其下属的36家支行采用如上拓扑结构,在接入层交换机上,分布了业务用户、办公用户、业务服务器、办公服务器、语音视频服务器等不同性质的用户,对不同的性质的用户使用vlan进行隔离。 然后不同vlan数据流通过MSTP在不同链路上进行负载均衡,双链路同时进行冗余备份。 所有用户的网关在三层交换机上,在两台核心设备上运行vrrp协议,对不同vlan虚拟出用户网关。当设备故障时,vrrp自动计算和完成切换,这对用户而言是透明的。
2022-01-16 02:28:53 9.04MB 校园网 双核心 MSTP+VRRP
1
图 4.6 双核心+链路冗余网络拓扑 (3)OSPF 协议配置。在 2 台 RG-8606 路由交换机和 RG-EG1000M 易网关 上需要配置 OSPF 协议,配置方法参考 4.3.2 节。 (4)VRRP 协议配置。按照以上路由冗余与负载均衡的技术路线,路由交 换机 RS1 和 RS2 互为路由网关热备份,同时,各自完成 50%的 VLAN 流量。 将编号是奇数的 VLAN 由 RS1 提供 VLAN 间路由,将编号为偶数的 VLAN 由 RS2 提供 VLAN 间路由。配置方法参考 4.4.3-2,路由交换机配置 VRRP 组。 (5)MSTP 协议配置。汇聚与接入交换机均为二层设备。在这些设备需要 开启生成树协议,配置生成树的类型,创建 MSTP 实例(将多个 Vlan 均衡设 置在实例中)。配置方法参考 4.4.3-3,汇聚与接入交换机配置 MSTP。 (6)源 IP 地址的策略路由。网络通信中,若路由器是依据数据包的来源 IP 地址,为数据包提供下一跳转发路经,则称为基于源 IP 地址的策略路由。这种 策略路由,可根据客户机 IP 地址不同,为数据包提供不同的网络出口。配置方 法参考 4.5.2 基于源 IP 地址的策略路由。 8. A 大学同时租用了两条 100Mbit/s(1 条连接 CERNET,另 1 条连接 ChinaNET),校园网改造后,计划实现网关冗余和负载均衡,以及双网络出口, 请设计技术方案,给出相关协议配置程序。 (1)需求分析。A 大学同时租用了两条 100Mbit/s(1 条连接 CERNET,另 1 条连接 ChinaNET),校园网核心层计划采用网关冗余和负载均衡。校园网采 用两条链路连接外网,即双网络出口。 (2)技术方案。校园网核心层由 2 台 RG-8606 路由交换机组成,网络边界 路由器(出口)采用 2 台 RG-EG1000M 易网关。RG-8606 路由交换机和 RG-EG1000M 易网关采用 OSPF 协议。核心层设置 VRRP 虚拟设备组,RS1 为 主设备(Master)、RS2 为备份设备(Backup)。RS1 和 RS2 建立 VLAN 数据库, 分别设置 RS1、RS2 VLAN 子网的网关 IP 地址,以及虚拟设备 VLAN 子网的 网关 IP 地址。RS1、RS2 和 R1、R2 之间运行 OSPF 动态路由协议,属于 OSPF Area 100。如图 4.7 所示。
2022-01-06 08:42:35 2.03MB 网络工程设计 系统集成
1
双核心网络的设计,IP的划分,VLAN的划分都有
2021-12-12 13:07:09 702KB 双核心 网络
1