单周期MIPS设计,logisim平台,9条指令,外加详细版实验报告,同时还有指令测试集。利用 Logisim 平台构建的运算器、寄存器文件、存储系统等部件,以及其它功能部件,构建 一个 32 位 MIPS CPU 单周期处理器。要求支持 9 条 MIPS 核心指令,包括运算类指令 ADD、 SUBI、AND、ORI、SLT,访存指令 LW、SW,分支指令 BEQ、J。 1.程序实现了ADADD、ADDI、AND、ORI、SLT,访存指令 LW、SW,分支指令 BEQ、J这九条核心指令,同时也实现了OR指令和BNE指令。 2、对于九条指令的测试结果都达到预期 3、对于给出的排序程序也能给出相应的正确结果。 该MIPS设计思路清晰,实验报告中给出了详细的实验思路及步骤,通俗易懂。
2024-06-19 12:29:44 2.19MB logisim 单周期MIPS 计算机原理
1
和beq皆为1时,PC <= PC + 4 + (imm32<<2)否则,PC <= PC +43输出指令根据PC的值,取出IM中的指令GRF端口说明表3-GR
2024-05-28 10:24:56 174KB doc文档
1
Logisim完成单周期处理器开发 一、设计说明 1.处理器应支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j。 a)addu,subu可以不支持实现溢出。 2.处理器为单周期设计。 二、设计要求 3.顶层设计视图包括如Figure1所示的部件,即Controller(控制器)、IFU(取指令单元)、GPR(通用寄存器组,也称为寄存器文件、寄存器堆)、ALU(算术逻辑单元)、DM(数据存储器)、EXT(扩展单元)、多路选择器及splitter。 a)顶层设计视图的顶层有效驱动信号包括且仅包括:clk、reset。 b)提示:图中的其他字符均不是端口信号。
2022-07-10 19:00:57 482KB logisim 单周期处理器
计算机组成原理大作业 基于Logisim的单周期处理器开发; 支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j 其中32位加法器采用组内并行和组间并行
2022-05-06 15:01:02 3.44MB 综合资源
1
Logisim单周期CPU 已通过仿真测试 可以运行小规模程序
2021-12-14 16:35:29 149KB Logisim 单周期
1
使用Logisim软件描述的单周期CPU,支持MIPS指令,可扩展性较好
2021-12-07 21:36:52 109KB CPU 数字电路设计
1
logisim单周期CPU(8指令)
2021-07-01 21:02:39 268KB logisimCPU设计
1
华中科技大学计算计组成实验 educoder中单周期MIPS和多周期微程序地址转移 logisim电路文件
1
文件为本人原创设计,欢迎共同学习分享。logisim平台下实现的单周期处理器,能够完美实现基本指令操作,内含7段数码管设计,操作方便直观。 1.处理器应支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j。 a)addu,subu可以不支持实现溢出。 2.处理器为单周期设计。
文件为本人原创设计,欢迎共同学习分享。logisim平台下实现的单周期处理器,能够完美实现基本指令操作,内含7段数码管设计,操作方便直观。 1.处理器应支持的指令集MIPS-Lite:addu,subu,ori,lw,sw,beq,lui,j。 a)addu,subu可以不支持实现溢出。 2.处理器为单周期设计。
2021-05-22 16:20:57 335KB 原创logisim单周期处理器设
1