DPDK转储 1.软件说明 该程序能够使用Intel DPDK库高速存储磁盘网络流量。 它从网络接口检索流量,并以pcap格式将其写入磁盘。 磁盘速度快时可以达到高速。 有关DPDK的信息,请阅读: : 有关此自述文件和DPDK转储的信息,请写信至 DPDK-Dump是正在进行的相关工作的一部分,以发布对网络社区有用的开源10Gbps +工具。 在此页面上收集了更多工具: : DPDK-Dump是在FP7 mPlane项目的背景下开发的–面向未来网络和应用程序管理的智能测量平面( ) 2.要求 具有DPDK支持的网络接口的机器。 内核> = 2.6.3的基于DebianLinux发行版 Linux内核标头:安装类型 sudo apt-get install linux-headers- $( uname -r ) 安装此软件之前需要几个软件包: DPDK需要: mak
2023-03-12 22:18:12 17KB C
1
移动开发-基于NANDFLASH的大数据高速存储系统的设计与实现.pdf
2022-06-23 22:05:49 3.08MB 移动开发-基于NANDFLASH
引言   在高速数据采集系统中,有两个关键的技术问题:一是信号的高速A/D变换,主要涉及到采用高速的A/D转换器对模拟信号进行变换,所选择的A/D、时钟质量以及PCB的设计等都对其有重要影响;另一个就是变换后的数据的高速缓存和提取,这个问题主要是解决如何在不同的应用场合选择合适的数据高速存储方案,来实现相对高的性价比。实际上,这两个问题是密切相关的。   随着近年来半导体集成电路技术的不断发展,NS、Atmel等公司都开发出了采样速度在1GS/S以上的ADC,如NS公司的ADC08D1000和Atmel公司的AT84AD001,它们都可以实现2GS/S采样率的拼合,转换后的数据经过内部降速
1
设计了一种基于FPGA控制Nand Flash阵列实现高速流水线式存储的方案。设计利用FPGA作为主控制器,通过CameraLink输入通信接口将图像数据经过一/二级缓存写入Flash存储阵列中,并采用DMA传输技术将存储后的图像数据上传至计算机硬盘中作进一步处理;同时,利用SDRAM显存实时刷新数据,FPGA构造相应的VGA信号,最终实现100 MB/s图像数据的实时显示。
2022-01-24 12:01:03 403KB 高速存储
1
为实现对水声信号的多通道同步采集并存储,提出了一种基于FPGA的多通道信号同步采集、高速大容量实时存储的系统设计方案,并完成系统的软硬件设计。该系统的硬件部分采用模块化设计,通过FPGA丰富的外围接口实现模块间的数据交互,软件部分采用Verilog HDL硬件描述语言进行编程,能够灵活的实现信号的采集及存储。
2021-11-08 15:32:12 84KB FPGA 水声信号 同步采集 高速存储
1